專利名稱:使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明有關(guān)于一種液晶顯示器用的連續(xù)脈沖串(sequential pulse train)發(fā)生器,特別有關(guān)于一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器。
背景技術(shù):
在液晶顯示器中,由于一幀畫面由多個(gè)像素所構(gòu)成的陣列共同形成,因此連續(xù)脈沖串便成為在驅(qū)動(dòng)液晶顯示器時(shí)必需使用的基本信號(hào),連續(xù)脈沖串的發(fā)生器也成為液晶顯示器中的必要電路。
圖1表示傳統(tǒng)用于液晶顯示器的連續(xù)脈沖串發(fā)生器電路。由于一連續(xù)脈沖發(fā)生器由多級(jí)組成,每一級(jí)可具有不同時(shí)序的脈沖串,為了說明的簡潔,圖1中僅以三級(jí)為例。每一級(jí)中包括有一移位寄存器(shift register)111、112或113,以及一電平移位器(level shifter)121、122或123。每一級(jí)的移位寄存器111、112、113均接收時(shí)鐘信號(hào)CK及其反相信號(hào)CK’,而在第一級(jí)的移位寄存器111接收一初始脈沖串IN的后,隨著每一級(jí)在時(shí)序上的延遲并經(jīng)過電平移位器121、122、123的電位調(diào)節(jié),可以分別產(chǎn)生具有連續(xù)不同時(shí)序及足夠電壓幅值的脈沖串。
用以傳輸時(shí)鐘信號(hào)CK及其反相信號(hào)CK’的傳輸線存在有一定大小的電阻131、132及電容151、152,同時(shí)在脈沖串輸出的傳輸線亦存在有一定大小的電阻141、142、143及電容161、162、163。這些電阻及電容值將增加整個(gè)液晶顯示器所需的功率消耗。
然而在上述傳統(tǒng)的連續(xù)脈沖串發(fā)生器中,由于所需的時(shí)鐘信號(hào)電壓幅值不低,在傳輸線的功率消耗會(huì)隨所傳輸?shù)男盘?hào)幅值而加大,因此傳統(tǒng)使用較大時(shí)鐘信號(hào)電壓的連續(xù)脈沖串發(fā)生器將有較大的功率消耗。
發(fā)明內(nèi)容
為了解決上述問題,本發(fā)明提供一種可以在一低壓時(shí)鐘信號(hào)下正常操作的連續(xù)脈沖串發(fā)生器,減少因時(shí)鐘信號(hào)電壓傳輸所造成的功率消耗。
本發(fā)明的一目的在于提供一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,包括一第一、第二動(dòng)態(tài)移位寄存器、一第一、第二電平移位器及一第一、第二反相器。其中,每一動(dòng)態(tài)移位寄存器具有一第一、第二、第三及第四輸入端、一第一、第二及第三輸出端,該第一動(dòng)態(tài)移位寄存器的該第一、第二、第三及第四輸入端分別接收一初始脈沖串、該初始脈沖串的一反相信號(hào)、一時(shí)鐘信號(hào)及該時(shí)鐘信號(hào)的一反相信號(hào),該第一動(dòng)態(tài)移位寄存器的該第一輸出端連接到該第二動(dòng)態(tài)移位寄存器的該第一輸入端,該第二動(dòng)態(tài)移位寄存器的該第三及第四輸入端分別接收該時(shí)鐘信號(hào)的反相信號(hào)及該時(shí)鐘信號(hào),且每一動(dòng)態(tài)移位寄存器包括一第一第一型晶體管,其柵極連接到該第一輸入端,漏極連接到該第二輸入端;一第二第二型晶體管,其柵極連接到該第二輸入端,源極連接接收一第一電位;一第三第二型晶體管,其柵極連接到該第一輸入端,漏極連接到該第一輸出端,源極連接到該第二第二型晶體管的漏極;一第四第二型晶體管,其柵極連接到該第三第二型晶體管的源極,漏極連接到該第一第一型晶體管的源極,源極連接該第一電位;一第五第二型晶體管,其柵極連接到該第一第一型晶體管的源極,漏極連接到該第三輸入端,源極連接列該第二輸出端;一第六第二型晶體管,其柵極連接到該第二輸入端,漏極連接到該第五第二型晶體管的源極,源極連接該第一電位;一第七第二型晶體管,其柵極連接到該第五第二型晶體管的柵極,漏極連接到該第四輸入端,源極連接到該第三輸出端。每一電平移位器具有一第一、第二輸入端及一輸出端,該第一電平移位器的第一及第二輸入端分別連接到該第一動(dòng)態(tài)移位寄存器的第二及第三輸出端,該第一電平移位器的輸出端連接到該第一動(dòng)態(tài)移位寄存器的第一輸出端,該第二電平移位器的第一及第二輸入端分別連接到該第二動(dòng)態(tài)移位寄存器的第二及第三輸出端,該第二電平移位器的輸出端連接到該第二動(dòng)態(tài)移位寄存器的第一輸出端,每一電平移位器包括一第八第一型晶體管,其柵極連接該第一電位,源極連接一第二電位;一第九第一型晶體管,其柵極與漏極連接,源極連接到該第八第一型晶體管的漏極;一第十第一型晶體管,其柵極連接到該第九第一型晶體管的柵極,源極連接該第二電位,漏極連接到該輸出端;一第十一第二型晶體管,其柵極連接到該第八第一型晶體管的漏極,源極連接到該第九第一型晶體管的漏極,漏極連接到該第一輸入端;一第十二第二型晶體管,其柵極連接到該第十一第二型晶體管的柵極,源極連接到該第十第一型晶體管的漏極,源極連接到該第二輸入端。第一及第二反相器的其輸入端分別連接到該第一及第二電平移位器的輸出端,而其輸出端分別輸出一第一及第二脈沖串,且該第一反相器的輸出端連接到該第二動(dòng)態(tài)移位寄存器的第二輸入端。
本發(fā)明的另一目的在于提供一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,包括一第一、第二、第三動(dòng)態(tài)移位寄存器、一第一、第二、第三電平移位器、一第二、第三、第四、第五、第六及第七反相器。其中,每一動(dòng)態(tài)移位寄存器具有一第一、第二及第三輸入端、一第一、第二及第三輸出端,該第一動(dòng)態(tài)移位寄存器的該第一、第二及第三輸入端分別接收一初始脈沖串、該初始脈沖串的一反相信號(hào)、一時(shí)鐘信號(hào),該第一動(dòng)態(tài)移位寄存器的該第一輸出端連接到該第三動(dòng)態(tài)移位寄存器的該第二輸入端,該第二動(dòng)態(tài)移位寄存器的該第三輸入端接收該時(shí)鐘信號(hào)的反相信號(hào),該第三動(dòng)態(tài)移位寄存器的該第三輸入端接收該時(shí)鐘信號(hào),且每一動(dòng)態(tài)移位寄存器包括一第一第一型晶體管,其柵極連接到該第一輸入端,漏極連接到該第二輸入端,源極連接到該第三輸出端;一第二第二型晶體管,其柵極連接到該第一輸出端,源極連接一第一電位,漏極連接到該第一輸出端;一第三第二型晶體管,其柵極連接到該第一輸出端,漏極連接到該第三輸入端,源極連接到該第二輸出端;一第四第二型晶體管,其柵極連接到該第二輸入端,漏極連接到該第二輸出端,源極連接該第一電位。每一電平移位器具有一第一、第二輸入端及一輸出端,該第一電平移位器的第一及第二輸入端分別連接到該第一移位寄存器的第二及第三輸出端,該第二電平移位器的第一及第二輸入端分別連接到該第二移位寄存器的第二及第三輸出端,該第三電平移位器的第一及第二輸入端分別連接到該第三移位寄存器的第二及第三輸出端,每一電平移位器包括一第五第一型晶體管,其柵極連接該第一電位,源極連接一第二電位;一第六第一型晶體管,其源極連接到該第五第一型晶體管的漏極,漏極連接到該輸出端;一第七第二型晶體管,其柵極連接該第二電位,源極連接到該第一輸入端,漏極連接到該輸出端;一第一反相器,輸入端連接到該第二輸入端,輸出端連接到該第六第一型晶體管的柵極。該第二、第三及第四反相器的輸入端分別連接到該第一、第二及第三電平移位器的輸出端,該第二及第三反相器的輸出端分別連接到該第二及第三動(dòng)態(tài)移位寄存器的第一輸入端,該第五、第六及第七反相器的輸入端分別連接到該第二、第三及第四反相器的輸出端,該第五反相器的輸出端連接到該第二動(dòng)態(tài)移位寄存器的該第二輸入端,且該第五、第六及第七反相器的輸出端輸出一第一、第二及第三脈沖串。
以下,就
本發(fā)明的一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器的實(shí)施例。
圖1是傳統(tǒng)連續(xù)脈沖串發(fā)生器;圖2是本發(fā)明一第一實(shí)施例中的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器;圖3是本發(fā)明第一實(shí)施例中的動(dòng)態(tài)移位寄存器電路;圖4是本發(fā)明第一實(shí)施例中的電平移位器電路;圖5a及圖5b是本發(fā)明一第二實(shí)施例中的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器;圖6是本發(fā)明第二實(shí)施例中的動(dòng)態(tài)移位寄存器電路;圖7是本發(fā)明第二實(shí)施例中的電平移位器電路;圖8是本發(fā)明第一及第二實(shí)施例中所產(chǎn)生的連續(xù)脈沖串時(shí)序圖。
符號(hào)說明111、112、113移位寄存器;121、122、123、221、222、223、521、522、523電平移位器;131、132、141、142、143電阻;151、152、161、162、163、38、65電容;211、212、213、511、512、513動(dòng)態(tài)移位寄存器;231、232、233、531、532、533、541、542、543、74反相器;32-37、44、45、62-64、73N型晶體管;31、41-43、61、71、72P型晶體管。
具體實(shí)施例方式
圖2是本發(fā)明一第一實(shí)施例中的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器。為了說明的簡潔,圖2中僅以三級(jí)為例,其中包括動(dòng)態(tài)移位寄存器211、212、213、電壓移位寄存器221、222、223、做為緩沖器用的反相器231、232、233。每一動(dòng)態(tài)移位寄存器211、212、213具有輸入端S1、S2、S3、S4、及輸出端S5、S6、S7。動(dòng)態(tài)移位寄存器211的輸入端S3、S4、S1、S2分別接收一初始脈沖串IN、初始脈沖串IN的反相信號(hào)IN’、時(shí)鐘信號(hào)CK及時(shí)鐘信號(hào)CK的反相信號(hào)CK’。動(dòng)態(tài)移位寄存器211的輸出端S7連接到動(dòng)態(tài)移位寄存器222的輸入端S3,動(dòng)態(tài)移位寄存器212的輸出端S7連接到動(dòng)態(tài)移位寄存器223的輸入端S3。動(dòng)態(tài)移位寄存器222的輸入端S1、S2分別接收時(shí)鐘信號(hào)CK的反相信號(hào)CK’及時(shí)鐘信號(hào)CK,而動(dòng)態(tài)移位寄存器223的輸入端S1、S2分別接收時(shí)鐘信號(hào)CK及時(shí)鐘信號(hào)CK的反相信號(hào)CK’。
每一電平移位器221、222、223具有輸入端L1、L2及輸出端L3。電平移位器221的輸入端L1、L2分別連接到動(dòng)態(tài)移位寄存器211的輸出端S5、S6。電平移位器222的輸入端L1、L2分別連接到動(dòng)態(tài)移位寄存器212的輸出端S5、S6。電平移位器223的輸入端L1、L2分別連接到動(dòng)態(tài)移位寄存器213的輸出端S5、S6。電平移位器221的輸出端L3連接到動(dòng)態(tài)移位寄存器211的輸出端S7,電平移位器222的輸出端L3連接到動(dòng)態(tài)移位寄存器212的輸出端S7。電平移位器223的輸出端L3連接到動(dòng)態(tài)移位寄存器213的輸出端S7。
反相器231、232、233的輸入端分別連接到電平移位器221、222、223的輸出端L3,而其輸出端分別輸出脈沖串OUT1、OUT2、OUT3。反相器231的輸出端連接到動(dòng)態(tài)移位寄存器212的輸入端S4,反相器232的輸出端連接到動(dòng)態(tài)移位寄存器213的輸入端S4。
圖3表示上述連續(xù)脈沖串發(fā)生器中的動(dòng)態(tài)移位寄存器電路。其中包括P型晶體管31、N型晶體管32-37及一電容38。P型晶體管31的柵極連接到輸入端S3,漏極連接到輸入端S4。N型晶體管32的柵極連接到輸入端S4,源極連接一接地電位。N型晶體管33的柵極連接到輸入端S3,漏極連接到輸出端S7,源極連接到該N型晶體管32的漏極。N型晶體管34的柵極連接到N型晶體管33的源極,漏極連接到P型晶體管31的源極,源極連接接地電位。N型晶體管35的柵極連接到P型晶體管31的源極,漏極連接到輸入端S1,源極連接到輸出端S5。N型晶體管36的柵極連接到輸入端S4,漏極連接到N型晶體管35的源極,源極連接接地電位。N型晶體管37的柵極連接到N型晶體管35的柵極,漏極連接到輸入端S2,源極連接到輸出端S6。
電容38則連接于N型晶體管35的柵極與源極間。電容38亦可以為N型晶體管35的柵-源極寄生電容。
圖4表示上述連續(xù)脈沖串發(fā)生器中的電平移位器電路。其中包括P型晶體管41、42、43及N型晶體管44、45。P型晶體管41的柵極連接接地電位,源極連接一高供電電壓VDD。P型晶體管42的柵極與漏極連接,源極連接到P型晶體管41的漏極。P型晶體管43的柵極連接到該P(yáng)型晶體管42的柵極,源極連接高供電電壓VDD,漏極連接到輸出端L3。N型晶體管44的柵極連接到P型晶體管41的漏極,源極連接到P型晶體管42的漏極,漏極連接到輸入端L1。N型晶體管45的柵極連接到N型晶體管44的柵極,源極連接到P型晶體管43的漏極,源極連接到輸入端L2。
圖5a及圖5b是本發(fā)明一第二實(shí)施例中的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器。為了說明的簡潔,圖5中僅以三級(jí)為例,其中包括動(dòng)態(tài)移位寄存器511、512、513、電壓移位寄存器521、522、523、做為緩沖器用的反相器531-533、541-543。每一動(dòng)態(tài)移位寄存器511、512、513具有輸入端S1、S3、S4、輸出端S2、S5、S6。動(dòng)態(tài)移位寄存器511的輸入端S3、S4、S1分別接收一初始脈沖串IN、初始脈沖串IN的一反相信號(hào)IN’、時(shí)鐘信號(hào)CK。動(dòng)態(tài)移位寄存器511的輸出端S2連接到動(dòng)態(tài)移位寄存器513的輸入端S4。動(dòng)態(tài)移位寄存器512的輸入端S1接收時(shí)鐘信號(hào)CK的反相信號(hào)CK’。動(dòng)態(tài)移位寄存器513的輸入端S1接收時(shí)鐘信號(hào)CK。
每一電平移位器521、522、523具有輸入端L1、L2及輸出端L3。電平移位器521的輸入端L1、L2分別連接到動(dòng)態(tài)移位寄存器511的輸出端S5、S6。電平移位器522輸入端L1、L2分別連接到動(dòng)態(tài)移位寄存器512的輸出端S5、S6。電平移位器523的輸入端L1、L2分別連接到動(dòng)態(tài)移位寄存器513的輸出端S5、S6。
反相器531、532、533的輸入端分別連接到電平移位器521、522、523的輸出端L3。反相器531、532的輸出端分別連接到動(dòng)態(tài)移位寄存器512、513的輸入端S3。反相器541、542、543的輸入端分別連接到反相器531、532、533的輸出端。反相器541的輸出端連接到動(dòng)態(tài)移位寄存器512的輸入端S4。反相器541、542、543的輸出端輸出脈沖串OUT1、OUT2、OUT3。
圖6表示上述連續(xù)脈沖串發(fā)生器中的動(dòng)態(tài)移位寄存器電路。其中包括P型晶體管61、N型晶體管62-64及一電容65。P型晶體管61的柵極連接到輸入端S3,漏極連接到輸入端S4,源極連接到輸出端S6。N型晶體管62的柵極連接到輸出端S2,源極連接一接地電位,漏極連接到輸出端S6。N型晶體管63的柵極連接到輸出端S6,漏極連接到輸入端S1,源極連接到輸出端S5。N型晶體管64的柵極連接到輸入端S4,漏極連接到輸出端S5,源極連接接地電位。
電容65則連接于N型晶體管63的柵極與源極間。電容65亦可以為N型晶體管63的柵-源極寄生電容。
圖7表示上述連續(xù)脈沖串發(fā)生器中的電平移位器電路。其中包括P型晶體管71、72、N型晶體管73及反相器74。P型晶體管71的柵極連接接地電位,源極連接一高供電電壓VDD。P型晶體管72的源極連接到P型晶體管71的漏極,漏極連接到輸出端L3。N型晶體管73的柵極連接高供電電壓VDD,源極連接到輸入端L1,漏極連接到輸出端L3。反相器74的輸入端連接到輸入端L2,輸出端連接到P型晶體管72的柵極。
圖8表示上述第一及第二實(shí)施例中使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器所產(chǎn)生的脈沖串OUT1、OUT2、OUT3。脈沖串OUT1、OUT2、OUT3中的脈沖均相差半個(gè)時(shí)鐘信號(hào)周期。時(shí)鐘信號(hào)CK的電壓幅值為3.3V,VDD為9V。
綜合上述,本發(fā)明提供一種可以在一低壓時(shí)鐘信號(hào)下正常操作的連續(xù)脈沖串發(fā)生器,每一級(jí)使用了一動(dòng)態(tài)移位寄存器及電平移位器,可接收低壓的時(shí)鐘信號(hào),減少因時(shí)鐘信號(hào)電壓傳輸所造成的功率消耗。
雖然本發(fā)明已以一優(yōu)選實(shí)施例公開如上,然其并非用以限定本發(fā)明,任何本領(lǐng)域技術(shù)人員,在不脫離本發(fā)明的精神和范圍的情況下,可進(jìn)行更動(dòng)與修改,因此本發(fā)明的保護(hù)范圍以所提出的權(quán)利要求所限定的范圍為準(zhǔn)。
權(quán)利要求
1.一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,包括一第一及第二動(dòng)態(tài)移位寄存器,每一動(dòng)態(tài)移位寄存器具有一第一、第二、第三及第四輸入端、一第一、第二及第三輸出端,該第一動(dòng)態(tài)移位寄存器的該第一、第二、第三及第四輸入端分別接收一初始脈沖串、該初始脈沖串的一反相信號(hào)、一時(shí)鐘信號(hào)及該時(shí)鐘信號(hào)的一反相信號(hào),該第一動(dòng)態(tài)移位寄存器的該第一輸出端連接到該第二動(dòng)態(tài)移位寄存器的該第一輸入端,該第二動(dòng)態(tài)移位寄存器的該第三及第四輸入端分別接收該時(shí)鐘信號(hào)的反相信號(hào)及該時(shí)鐘信號(hào);一第一及第二電平移位器,每一電平移位器具有一第一、第二輸入端及一輸出端,該第一電平移位器的第一及第二輸入端分別連接到該第一動(dòng)態(tài)移位寄存器的第二及第三輸出端,該第一電平移位器的輸出端連接到該第一動(dòng)態(tài)移位寄存器的第一輸出端,該第二電平移位器的第一及第二輸入端分別連接到該第二動(dòng)態(tài)移位寄存器的第二及第三輸出端,該第二電平移位器的輸出端連接到該第二動(dòng)態(tài)移位寄存器的第一輸出端;以及一第一及第二反相器,其輸入端分別連接到該第一及第二電平移位器的輸出端,而其輸出端分別輸出一第一及第二脈沖串,且該第一反相器的輸出端連接到該第二動(dòng)態(tài)移位寄存器的第二輸入端。
2.如權(quán)利要求1所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中每一動(dòng)態(tài)移位寄存器包括一第一第一型晶體管,其柵極連接到該第一輸入端,漏極連接到該第二輸入端;一第二第二型晶體管,其柵極連接到該第二輸入端,源極連接一第一電位;一第三第二型晶體管,其柵極連接到該第一輸入端,漏極連接到該第一輸出端,源極連接到該第二第二型晶體管的漏極;一第四第二型晶體管,其柵極連接到該第三第二型晶體管的源極,漏極連接到該第一第一型晶體管的源極,源極連接該第一電位;一第五第二型晶體管,其柵極連接到該第一第一型晶體管的源極,漏極連接到該第三輸入端,源極連接到該第二輸出端;一第六第二型晶體管,其柵極連接到該第二輸入端,漏極連接到該第五第二型晶體管的源極,源極連接該第一電位;以及一第七第二型晶體管,其柵極連接到該第五第二型晶體管的柵極,漏極連接到該第四輸入端,源極連接到該第三輸出端。
3.如權(quán)利要求1所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中每一電平移位器包括一第八第一型晶體管,其柵極連接該第一電位,源極連接一第二電位;一第九第一型晶體管,其柵極與漏極連接,源極連接到該第八第一型晶體管的漏極;一第十第一型晶體管,其柵極連接到該第九第一型晶體管的柵極,源極連接該第二電位,漏極連接到該輸出端;一第十一第二型晶體管,其柵極連接到該第八第一型晶體管的漏極,源極連接到該第九第一型晶體管的漏極,漏極連接到該第一輸入端;以及一第十二第二型晶體管,其柵極連接到該第十一第二型晶體管的柵極,源極連接到該第十第一型晶體管的漏極,源極連接到該第二輸入端。
4.如權(quán)利要求1所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中每一動(dòng)態(tài)移位寄存器更包括一電容,連接于該第五第二型晶體管的柵極與源極間。
5.如權(quán)利要求1所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中該第一型是P型,該第二型是N型。
6.如權(quán)利要求1所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中該第一電位是一接地電位,該第二電位是一高供應(yīng)電位VDD。
7.如權(quán)利要求1所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中該時(shí)鐘信號(hào)的幅值小于該第二電位。
8.一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,包括一第一、第二及第三動(dòng)態(tài)移位寄存器,每一動(dòng)態(tài)移位寄存器具有一第一、第二及第三輸入端、一第一、第二及第三輸出端,該第一動(dòng)態(tài)移位寄存器的該第一、第二及第三輸入端分別接收一初始脈沖串、該初始脈沖串的一反相信號(hào)、一時(shí)鐘信號(hào),該第一動(dòng)態(tài)移位寄存器的該第一輸出端連接到該第三動(dòng)態(tài)移位寄存器的該第二輸入端,該第二動(dòng)態(tài)移位寄存器的該第三輸入端接收該時(shí)鐘信號(hào)的反相信號(hào),該第三動(dòng)態(tài)移位寄存器的該第三輸入端接收該時(shí)鐘信號(hào);一第一、第二及第三電平移位器,每一電平移位器具有一第一、第二輸入端及一輸出端,該第一電平移位器的第一及第二輸入端分別連接到該第一動(dòng)態(tài)移位寄存器的第二及第三輸出端,該第二電平移位器的第一及第二輸入端分別連接到該第二動(dòng)態(tài)移位寄存器的第二及第三輸出端,該第三電平移位器的第一及第二輸入端分別連接到該第三動(dòng)態(tài)移位寄存器的第二及第三輸出端;以及一第二、第三、第四、第五、第六及第七反相器,該第二、第三及第四反相器的輸入端分別連接到該第一、第二及第三電平移位器的輸出端,該第二及第三反相器的輸出端分別連接到該第二及第三動(dòng)態(tài)移位寄存器的第一輸入端,該第五、第六及第七反相器的輸入端分別連接到該第二、第三及第四反相器的輸出端,該第五反相器的輸出端連接到該第二動(dòng)態(tài)移位寄存器的該第二輸入端,且該第五、第六及第七反相器的輸出端輸出一第一、第二及第三脈沖串。
9.如權(quán)利要求8所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中每一動(dòng)態(tài)移位寄存器包括一第一第一型晶體管,其柵極連接到該第一輸入端,漏極連接到該第二輸入端,源極連接到該第三輸出端;一第二第二型晶體管,其柵極連接到該第一輸出端,源極連接一第一電位,漏極連接到該第三輸出端;一第三第二型晶體管,其柵極連接到該第三輸出端,漏極連接到該第三輸入端,源極連接到該第二輸出端;以及一第四第二型晶體管,其柵極連接到該第二輸入端,漏極連接到該第二輸出端,源極連接該第一電位。
10.如權(quán)利要求8所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中每一電平移位器包括一第五第一型晶體管,其柵極連接該第一電位,源極連接一第二電位;一第六第一型晶體管,其源極連接到該第五第一型晶體管的漏極,漏極連接到該輸出端;一第七第二型晶體管,其柵極連接該第二電位,源極連接到該第一輸入端,漏極連接到該輸出端;以及一第一反相器,輸入端連接到該第二輸入端,輸出端連接到該第六第一型晶體管的柵極。
11.如權(quán)利要求8所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中每一動(dòng)態(tài)移位寄存器更包括一電容,連接于該第三第二型晶體管的柵極與源極間。
12.如權(quán)利要求8所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中該第一型是P型,該第二型是N型。
13.如權(quán)利要求8所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中該第一電位是一接地電位,該第二電位是一高供應(yīng)電位VDD。
14.如權(quán)利要求8所述的使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,其中該時(shí)鐘信號(hào)的幅值小于該第二電位。
全文摘要
本發(fā)明提供一種使用低壓時(shí)鐘信號(hào)的連續(xù)脈沖串發(fā)生器,在每一級(jí)電路中包含一動(dòng)態(tài)移位寄存器、電平移位器及一由反相器組成的緩沖器,由于動(dòng)態(tài)移位寄存器的使用,使得本發(fā)明的連續(xù)脈沖串發(fā)生器可以在一低壓時(shí)鐘信號(hào)下正常操作,減少因時(shí)鐘信號(hào)電壓傳輸所造成的功率消耗。
文檔編號(hào)G09G3/36GK1553703SQ031412
公開日2004年12月8日 申請(qǐng)日期2003年6月4日 優(yōu)先權(quán)日2003年6月4日
發(fā)明者尤建盛 申請(qǐng)人:友達(dá)光電股份有限公司