亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

數(shù)字信號質(zhì)量檢測裝置的制作方法

文檔序號:444433閱讀:478來源:國知局
專利名稱:數(shù)字信號質(zhì)量檢測裝置的制作方法
技術(shù)領(lǐng)域
本實用新型涉及一種小信號分析儀表,具體地說是涉及一種數(shù)字信號質(zhì)量檢測裝置。
背景技術(shù)
數(shù)字信號傳輸性能分析儀是數(shù)字通信中最基本、最重要的測試儀器,主要用于在通信過程中測量信號的質(zhì)量。在當(dāng)今通信技術(shù)發(fā)展越來越快的時代,人們也越來越需要穩(wěn)定和安全的通信系統(tǒng),因此數(shù)字信號傳輸性能分析儀在數(shù)字通信網(wǎng)絡(luò)的設(shè)計、訂貨、施工、驗收和維護中發(fā)揮著重要的作用。隨著通信時代的到來,手機、電話已經(jīng)跟人們密不可分。在中國這個人群龐大的手機使用國,每天大量的通信難免會在通信中受到干擾,數(shù)字傳輸性能分析儀作為一種探測器,可以對傳輸設(shè)備進行檢測,從而使工作人員可以更迅速、更方便找出問題根源。因此,數(shù)字傳輸性能分析儀具有廣闊的應(yīng)用前景和使用價值。國外的數(shù)字傳輸性能分析儀為了面向國際市場,兼顧了各種制式,具備的功能多,如Agilent公司的PaBrERT81250測試儀,這個產(chǎn)品雖然功能強大,但是體積大、重量重,有些功能過于重復(fù),不適合在一些小工程項目中使用,不符合我們要求的方便和快速。FPGA (Field — Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在 PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
NE5532是高性能低噪聲雙運算放大器(雙運放)集成電路。與很多標準運放相似,但它具有更好的噪聲性能,優(yōu)良的輸出驅(qū)動能力及相當(dāng)高的小信號帶寬,電源電壓范圍大等特點。因此很適合應(yīng)用在高品質(zhì)和專業(yè)音響設(shè)備、儀器、控制電路及電話通道放大器。0PA690為具有禁用功能的寬帶電壓反饋運算放大器,具備靈活的電源電壓范圍+5V至+12 V單電源、±2.5V到±5V雙電源供電,500MHz的穩(wěn)定單位增益(G = 1),高輸出電流為190毫安,輸出電壓擺幅為±4.0V,高壓擺率1800V/ μ s,低電源電流5.5毫安,低禁用電流100 μ Α,寬帶+5 V操作220MHz的(G = 2)。使用單一 +5V電源,0PA690可提供IV至4V的輸出擺幅超過150毫安驅(qū)動電流和150MHz帶寬。AD811是一款寬帶電流反饋型運算放大器,-3dB帶寬為120MHz (G=+2),差分增益和相位誤差分別為0.01%和0.01° (PL=150W)。除了低差分增益和相位誤差外,它還滿足嚴苛的0.1dB增益平坦度要求,帶寬達到35MHzG=+2)。電源電流低至16.5mA。額定電源電壓范圍為±4.5V至±18V。也特別適合注重瞬間響應(yīng)性能的脈沖應(yīng)用。最大壓擺率可達到2500V/ μ s以上,2V步進時0.1 %建立時間少于25ns, IOV步進時0.01%建立時間少于65ns0
發(fā)明內(nèi)容[0009]本實用新型的目的是提供一種適用于測量分析數(shù)字信號傳輸性能的數(shù)字信號質(zhì)量檢測裝置。本實用新型是采用如下技術(shù)方案實現(xiàn)其發(fā)明目的的,一種數(shù)字信號質(zhì)量檢測裝置,它包括連接有按鍵、示波器的數(shù)字信號發(fā)生模塊,數(shù)字信號發(fā)生模塊經(jīng)衰減電路、電容與加法器電路連接;又經(jīng)低通濾波電路與加法器電路連接;加法器電路與示波器連接。本實用新型所述的數(shù)字信號發(fā)生模塊采用了 FPGA芯片,F(xiàn)PGA芯片連接有復(fù)位電路、下載電路、同步動態(tài)隨機存儲器FLASH、同步動態(tài)隨機存儲器SDRAM、靜態(tài)隨機存儲器SRAM。本實用新型為了易于實現(xiàn)數(shù)據(jù)路控制,所述的FPGA芯片采用的為ALTERA公司的EP1C12Q240C8N為核心,同步動態(tài)隨機存儲器FLASH、同步動態(tài)隨機存儲器SDRAM和靜態(tài)隨機存儲器SRAM作為存儲器用來臨時或永久存儲數(shù)據(jù);復(fù)位電路用來控制系統(tǒng)的復(fù)位;下載電路電路用來控制程序的下載。EP1C12Q240C8N的時鐘頻率為50MHz通過分頻來產(chǎn)生Vhltjck時鐘信號,通過VHDL語言編程的方式,并通過控制移存器來產(chǎn)生m序列數(shù)字信號,通過按鍵來控制數(shù)字信號的步進,最后通過引腳輸出。本實用新型為了便于調(diào)試,所述的低通濾波電路采用了兩級NE5532運算放大器聯(lián)成四階低通濾波器,通過調(diào)節(jié)電位器來改變反饋電阻阻值大小即可實現(xiàn)濾波器通帶內(nèi)增
益可調(diào)。本實用新型為了確保輸出信號相位準確,所述的衰減電路包括兩級運算放大器0PA690,使得m序列偽隨機信號輸出峰峰值IOOmV TTL電平可調(diào)。
本實用新型為了實現(xiàn)信號相加,所述的加法器電路采用了 AD811加法器,組成反相加法器和反相器。由于采用上述技術(shù)方案,本實用新型較好的實現(xiàn)了發(fā)明目的,其成本低、穩(wěn)定性高、結(jié)構(gòu)精煉、性價比高。

圖1是本實用新型的結(jié)構(gòu)原理示意框圖。
具體實施方式
以下結(jié)合附圖及實施例對本實用新型作進一步說明。由圖1可知,種數(shù)字信號質(zhì)量檢測裝置,它包括連接有按鍵、示波器的數(shù)字信號發(fā)生模塊,數(shù)字信號發(fā)生模塊經(jīng)衰減電路、電容與加法器電路連接;又經(jīng)低通濾波電路與加法器電路連接;加法器電路與示波器連接。本實用新型所述的數(shù)字信號發(fā)生模塊采用了 FPGA芯片,F(xiàn)PGA芯片連接有復(fù)位電路、下載電路、同步動態(tài)隨機存儲器FLASH、同步動態(tài)隨機存儲器SDRAM、靜態(tài)隨機存儲器SRAM。本實用新型為了易于實現(xiàn)數(shù)據(jù)路控制,所述的FPGA芯片采用的為ALTERA公司的EP1C12Q240C8N為核心,同步動態(tài)隨機存儲器FLASH、同步動態(tài)隨機存儲器SDRAM和靜態(tài)隨機存儲器SRAM作為存儲器用來臨時或永久存儲數(shù)據(jù);復(fù)位電路用來控制系統(tǒng)的復(fù)位;下載電路電路用來控制程序的下載。EP1C12Q240C8N的時鐘頻率為50MHz通過分頻來產(chǎn)生Vhltjck時鐘信號,通過VHDL語言編程的方式,并通過控制移存器來產(chǎn)生m序列數(shù)字信號,通過按鍵來控制數(shù)字信號的步進,最后通過引腳輸出。本實用新型為了便于調(diào)試,所述的低通濾波電路采用了兩級NE5532運算放大器聯(lián)成四階低通濾波器,通過調(diào)節(jié)電位器來改變反饋電阻阻值大小即可實現(xiàn)濾波器通帶內(nèi)增
益可調(diào)。 本實用新型為了確保輸出信號相位準確,所述的衰減電路包括兩級運算放大器0PA690,使得m序列偽隨機信號輸出峰峰值IOOmV TTL電平可調(diào)。本實用新型為了實現(xiàn)信號相加,所述的加法器電路采用了 AD811加法器,組成反相加法器和反相器。本實用新型工作時,通過按鍵來控制數(shù)字信號發(fā)生模塊;數(shù)字信號發(fā)生模塊中的同步動態(tài)隨機存儲器FLASH、同步動態(tài)隨機存儲器SDRAM和靜態(tài)隨機存儲器SRAM臨時或永久存儲FPGA芯片處理得到的數(shù)據(jù),并以備FPGA芯片隨時調(diào)用數(shù)據(jù);FPGA芯片產(chǎn)生的m序列偽隨機信號經(jīng)衰減電路將信號幅度減小,再由電容進行電容補償后送入加法器電路;同時,F(xiàn)PGA芯片產(chǎn)生的m序列數(shù)字信號經(jīng)低通濾波電路濾波(本實施例兩級NE5532運算放大器聯(lián)成四階低通濾波器實現(xiàn)IOOKHz低通濾波、200KHz低通濾波、500KHz低通濾波)后,送入加法器電路;此時,F(xiàn)PGA芯片產(chǎn)生的時鐘信號與加法器電路疊加送出的信號同步并送于示波器進行信號眼圖顯示。
權(quán)利要求1.一種數(shù)字信號質(zhì)量檢測裝置,其特征是它包括連接有按鍵、示波器的數(shù)字信號發(fā)生模塊,數(shù)字信號發(fā)生模塊經(jīng)衰減電路、電容與加法器電路連接;又經(jīng)低通濾波電路與加法器電路連接;加法器電路與示波器連接。
2.根據(jù)權(quán)利要求1所述的數(shù)字信號質(zhì)量檢測裝置,其特征是所述的數(shù)字信號發(fā)生模塊采用了 FPGA芯片,F(xiàn)PGA芯片連接有復(fù)位電路、下載電路、同步動態(tài)隨機存儲器FLASH、同步動態(tài)隨機存儲器SDRAM、靜態(tài)隨機存儲器SRAM。
3.根據(jù)權(quán)利要求1所述的數(shù)字信號質(zhì)量檢測裝置,其特征是所述的低通濾波電路采用了兩級NE5532運算放大器聯(lián)成四階低通濾波器。
4.根據(jù)權(quán)利要求2所述的數(shù)字信號質(zhì)量檢測裝置,其特征是所述的低通濾波電路采用了兩級NE5532運算放大器聯(lián)成四階低通濾波器。
5.根據(jù)權(quán) 利要求1或2或3或4所述的數(shù)字信號質(zhì)量檢測裝置,其特征是所述的衰減電路包括兩級運算放大器0PA690。
6.根據(jù)權(quán)利要求1或2或3或4所述的數(shù)字信號質(zhì)量檢測裝置,其特征是所述的加法器電路采用了 AD811加法器。
7.根據(jù)權(quán)利要求5所述的數(shù)字信號質(zhì)量檢測裝置,其特征是所述的加法器電路采用了AD811加法器。
專利摘要本實用新型公開了一種適用于測量分析數(shù)字信號傳輸性能的數(shù)字信號質(zhì)量檢測裝置,其特征是它包括連接有按鍵、示波器的數(shù)字信號發(fā)生模塊,數(shù)字信號發(fā)生模塊經(jīng)衰減電路、電容與加法器電路連接;又經(jīng)低通濾波電路與加法器電路連接;加法器電路與示波器連接,本實用新型成本低、穩(wěn)定性高、電路結(jié)構(gòu)精煉、性價比高。
文檔編號H04B17/00GK203151509SQ20132015768
公開日2013年8月21日 申請日期2013年4月1日 優(yōu)先權(quán)日2013年4月1日
發(fā)明者李加升, 張學(xué)軍, 楊格蘭, 劉萬 申請人:湖南城市學(xué)院
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1