亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種深度采集裝置的制作方法

文檔序號:568501閱讀:221來源:國知局
專利名稱:一種深度采集裝置的制作方法
專利說明 技術(shù)領(lǐng)域 本實用新型涉及一種用于石油測井地面系統(tǒng)對深度信號的采集和顯示的深度采集裝置。
技術(shù)背景
測井地面系統(tǒng)是完成對各種測井信號的采集,其中深度信號非常重要?,F(xiàn)有的測井系統(tǒng)對深度信號的采集是通過各種分離元氣件和單片機來實現(xiàn)的,其顯示是通過數(shù)碼管來顯示。將深度信號通過分離元氣件進行方向位檢測送到單片機來處理和記數(shù),通過控制數(shù)碼管顯示。

實用新型內(nèi)容本實用新型目的在于提供一種通過FPGA和DSP來實現(xiàn)的簡單且易于實現(xiàn)的深度采集裝置。
技術(shù)方案 本實用新型采用如下的技術(shù)方案 編碼輪深度信號DEP-A、DEP-B輸出端分別通過電阻R1、R2與光電二極管U1、U2的輸入端連接,深度信號DEP-G輸出端與光電二極管U1、U2輸入端連接;U1、U2的輸出端分別通過R3、R4與+5V連接;同時U1、U2的輸出端分別與FPGA芯片U2E的2腳和4腳連接,F(xiàn)PGA芯片U2E的12~16腳與DSP芯片U3的21~25腳連接,F(xiàn)PGA芯片U2E的17腳和DSP芯片U3的240腳通過電阻R85與+3.3V連接;DSP芯片U3的A0~A22腳、D0~D15腳和SRAM芯片U4的A0~A22腳、D0~D15腳與FPGA芯片U2E的D0~D1腳、A0~A4腳、A15~A12腳連接;SRAM芯片U4的AA0~AA15腳、DD0~DD15腳與前端機的AA0~AA15腳、DD0~DD15腳連接。
深度信號的是通過FPGA和DSP來實現(xiàn)的。從編碼輪進來的深度信號送到FPGA進行處理后同DSP通訊將信號送到前端機,通過網(wǎng)絡(luò)連接到主機,由顯示器窗口來顯示深度的信息。
從編碼輪進來的深度信號DEP-A、DEP-B、DEP-G相經(jīng)過光電隔離后送到FPGA進行信號調(diào)整,輸出方向位識別字D0、D1和DEP-INT深度中斷到DSP,DSP根據(jù)方向位判斷上提或下放,并將中斷的脈沖數(shù)送到上提或下放計數(shù)器,DSP進行處理和計算,將計算出的深度脈沖數(shù)和方向標(biāo)志位放到SRAM等待前端機讀取,前端機讀取后處理、計算產(chǎn)生深度值、速度值通過網(wǎng)絡(luò)交給主機顯示,同時主機可根據(jù)情況將校正參數(shù)送給前端機處理后校正深度值、速度值。其深度信號的采集和處理過程如圖所示。
發(fā)明效果 本實用新型的優(yōu)點是在利用現(xiàn)有測井系統(tǒng)的資源FPGA、DSP和主機的基礎(chǔ)上,應(yīng)用硬件編程技術(shù)和DSP的處理算法完成深度系統(tǒng)的采集和顯示。在使用上簡單可靠,沒有減少原有的功能,同時省去了深度箱體的裝置。

圖1深度采集裝置電路圖 圖2深度采集裝置工作流程圖 具體實施方式
結(jié)合附圖對實現(xiàn)的電路進行詳細(xì)的描述。
編碼輪深度信號DEP-A、DEP-B輸出端分別通過電阻R1、R2與光電二極管U1、U2的輸入端連接,深度信號DEP-G輸出端與光電二極管U1、U2輸入端連接;U1、U2的輸出端分別通過R3、R4與+5V連接;同時U1、U2的輸出端分別與FPGA芯片U2E的2腳和4腳連接,F(xiàn)PGA芯片U2E的12~16腳與DSP芯片U3的21~25腳連接,F(xiàn)PGA芯片U2E的17腳和DSP芯片U3的240腳通過電阻R85與+3.3V連接;DSP芯片U3的A0~A22腳、D0~D15腳和SRAM芯片U4的A0~A22腳、D0~D15腳與FPGA芯片U2E的D0~D1腳、A0~A4腳、A15~A12腳連接;SRAM芯片U4的AA0~AA15腳、DD0~DD15腳與前端機的AA0~AA15腳、DD0~DD15腳連接。
從編碼輪進來的深度信號DEP-A、DEP-B、DEP-G相經(jīng)過光電隔離后送到FPGA進行信號調(diào)整,輸出方向位識別字D0、D1和DEP-INT深度中斷到DSP,DSP根據(jù)方向位判斷上提或下放,并將中斷的脈沖數(shù)送到上提或下放計數(shù)器,DSP進行處理和計算,將計算出的深度脈沖數(shù)和方向標(biāo)志位放到SRAM等待前端機讀取,前端機讀取后處理、計算產(chǎn)生深度值、速度值通過網(wǎng)絡(luò)交給主機顯示,同時主機可根據(jù)情況將校正參數(shù)送給前端機處理后校正深度值、速度值。其深度信號的采集和處理過程如圖所示。
本實用新型的DSP可選用常用的TMS320C5409,其控制簡單,開發(fā)容易;FPGA可選用EP1C12Q240I7,其功能強大,軟件支持廣泛。U1、U2選用TLP521。
權(quán)利要求1.一種深度采集裝置,其特征在于編碼輪深度信號DEP-A、DEP-B輸出端分別通過電阻R1、R2與光電二極管U1、U2的輸入端連接,深度信號DEP-G輸出端與光電二極管U1、U2輸入端連接;U1、U2的輸出端分別通過R3、R4與+5V連接;同時U1、U2的輸出端分別與FPGA芯片U2E的2腳和4腳連接,F(xiàn)PGA芯片U2E的12~16腳與DSP芯片U3的21~25腳連接,F(xiàn)PGA芯片U2E的17腳和DSP芯片U3的240腳通過電阻R85與+3.3V連接;DSP芯片U3的A0~A22腳、D0~D15腳和SRAM芯片U4的A0~A22腳、D0~D15腳與FPGA芯片U2E的D0~D1腳、A0~A4腳、A15~A12腳連接;SRAM芯片U4的AA0~AA15腳、DD0~DD15腳與前端機的AA0~AA15腳、DD0~DD15腳連接。
專利摘要本實用新型涉及一種深度采集裝置,編碼輪深度信號與光電二極管U1、U2的連接;U1、U2與FPGA芯片U2E的2腳和4腳連接,F(xiàn)PGA芯片U2E的12~16腳與DSP芯片U3的21~25腳連接;DSP芯片U3的A0~A22腳、D0~D15腳和SRAM芯片U4的A0~A22腳、D0~D15腳與FPGA芯片U2E的D0~D1腳、A0~A4腳、A15~A12腳連接;SRAM芯片U4的AA0~AA15腳、DD0~DD15腳與前端機的AA0~AA15腳、DD0~DD15腳連接;利用了現(xiàn)有測井的FPGA、DSP和主機,應(yīng)用硬件編程和DSP的處理算法完成深度系統(tǒng)的采集和顯示,結(jié)構(gòu)簡單可靠。
文檔編號E21B47/04GK201148863SQ20082007870
公開日2008年11月12日 申請日期2008年1月25日 優(yōu)先權(quán)日2008年1月25日
發(fā)明者武向萍, 陳文輝 申請人:中國石油天然氣集團公司, 中國石油集團測井有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1