技術(shù)編號:9249150
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。芯片的邏輯功能驗證是伴隨芯片設(shè)計不斷發(fā)展的一個行業(yè),功能驗證在芯片的整個設(shè)計周期中占用的時間最多。盡管目前有許多技術(shù)可用于減少驗證時間,但并沒有一個明確適用于某一項目的驗證方法。很多帶有微處理器的SOC設(shè)計項目所使用的傳統(tǒng)的驗證環(huán)境,是基于Verilog模型以及類似C驅(qū)動程序的測試向量組成的。C程序模擬芯片中微處理器的啟動程序,啟動后對芯片中各組件的寄存器進行讀寫操作,將實際得到的寄存器值與期望值進行比較,判斷測試是否通過。仿真時,C程序被編譯為2進制文件...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。