技術(shù)編號:8543835
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。在半導(dǎo)體芯片設(shè)計(jì)階段,工程師們以生產(chǎn)工作模型為目標(biāo),排除明顯缺陷并考慮產(chǎn)品可能不合格的可能途徑。由驗(yàn)證工程師判斷他們是否取得成功。這可包括測試泛網(wǎng)絡(luò)連接、確認(rèn)各部件同步運(yùn)行正常以及解決屬于特定產(chǎn)品的特定問題。隨著成品率和上市時間安排的至關(guān)重要性,開發(fā)驗(yàn)證和分析方案以提供盡可能好的性能、同時最小化迭代時間和數(shù)據(jù)量很重要。隨著尖端技術(shù)如片上系統(tǒng)(SoC)的出現(xiàn),將標(biāo)準(zhǔn)IP核(Intellectual Property Cores)加入單晶娃的需求也增加了。在芯...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。