技術(shù)編號(hào):7546010
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明公開(kāi)了一種高精度單片集成窄脈沖峰值保持電路,包括峰值探測(cè)電路、幅度補(bǔ)償電路和時(shí)序控制電路;當(dāng)峰值探測(cè)電路探測(cè)到窄脈沖信號(hào)IN的峰值后,控制與該信號(hào)連接的第二開(kāi)關(guān)斷開(kāi),使峰值在與第二開(kāi)關(guān)連接的保持節(jié)點(diǎn)得以保持;幅度補(bǔ)償電路對(duì)保持節(jié)點(diǎn)電壓大小進(jìn)行調(diào)整,輸出最終的窄脈沖峰值保持電壓。本發(fā)明的高精度單片集成窄脈沖峰值保持電路采用標(biāo)準(zhǔn)CMOS工藝實(shí)現(xiàn),通過(guò)電容耦合比較技術(shù)和幅度補(bǔ)償技術(shù)實(shí)現(xiàn)了電路的大動(dòng)態(tài)輸入范圍和高精度的采樣保持電壓,具有體積小、功耗低、抗干擾...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。