技術(shù)編號(hào):7537484
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本實(shí)用新型涉及通訊,特別是涉及在可編程邏輯器件中使用的數(shù)字式鎖相環(huán)裝置。背景技術(shù)在各種通訊設(shè)備上,都大量的使用可編程邏輯器件。為了信號(hào)處理的需要,需要各種各樣的時(shí)鐘,但是一般來說,系統(tǒng)只提供一個(gè)主時(shí)鐘信號(hào),為了得到與系統(tǒng)主時(shí)鐘同源的其它頻率的時(shí)鐘,經(jīng)常會(huì)用到PLL(PhaseLock(ed)Loop,鎖相環(huán))。數(shù)字式PLL由于使用方便、集成度高、成本低等優(yōu)點(diǎn),被直接潛入可編程邏輯器件中,得到大量的使用。但是數(shù)字式PLL存在一個(gè)問題,當(dāng)輸入時(shí)鐘丟失后一段時(shí)間...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。