技術編號:7537400
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明涉及集成電路芯片上的集成斜坡,掃描分數(shù)頻率合成器。 背景技術斜坡發(fā)生函數(shù)可以用直接數(shù)字合成(DDQ技術、或用帶有可變參考頻率或可變壓 控震蕩器(VCO)分率的鎖相環(huán)(PLL)來做出。DDS方法需要高性能的DAC和平滑的濾波器, 當需要高輸出頻率和大的變化時,這種方式使得斜坡發(fā)生函數(shù)非常難建造??梢杂脦в锌勺儏⒖碱l率的PLL產(chǎn)生較高的輸出頻率,這通常是利用低頻DDS產(chǎn) 生的,但由于PLL把DDS所產(chǎn)生的雜散放大20 Iog(N)倍,其中N為VCO與參考...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術注重原理思路,無完整電路圖,適合研究學習。