技術(shù)編號:7518972
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種LVDS方波信號驅(qū)動電路,特別涉及一種大功率LVDS方波信號驅(qū)動電路。它直接應(yīng)用的領(lǐng)域是多路LVDS接收器電路的同時(shí)并聯(lián)高速驅(qū)動領(lǐng)域。背景技術(shù)在數(shù)字信號電平標(biāo)準(zhǔn)領(lǐng)域,存在多種協(xié)議標(biāo)準(zhǔn),如單端的TTL、CMOS電平,差分ECL、LVDS電平等,由于LVDS信號傳輸速率高,抗干擾能力強(qiáng),因此LVDS電平協(xié)議標(biāo)準(zhǔn)在高速數(shù)據(jù)傳輸中得到廣泛應(yīng)用。LVDS接口 IEEE標(biāo)準(zhǔn)中的IEEE Std 1596規(guī)定LVDS信號接收器終端負(fù)載設(shè)計(jì)要為差分100Ω,...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。