技術(shù)編號(hào):7102257
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及集成電路制造領(lǐng)域,特別涉及一種使用應(yīng)力記憶技術(shù)(SMT)的半導(dǎo)體器件制造方法。背景技術(shù)隨著CMOS半導(dǎo)體器件工藝的發(fā)展以及按比例尺寸縮小,應(yīng)力工程在半導(dǎo)體工藝和器件性能方面起到越來(lái)越大的作用;CM0S器件中引入應(yīng)力,主要是為了提高器件載流子遷移率,在CMOS器件溝道方向(longitudinal)上張應(yīng)力對(duì)NMOS電子遷移率有益,而壓應(yīng)力對(duì)PMOS空穴遷移率有益,在溝道寬度方向(transverse)上的張應(yīng)力對(duì)NMOS和PMOS器件的載流子遷移...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。