技術(shù)編號(hào):6929043
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種,特別是涉及一種被小型化至CSP(Chip Size Package)水平的。另外,如1999年的日經(jīng)微型設(shè)備2月號(hào)p38~p67和電子材料9月號(hào)p21~p85所示的那樣,提供把晶片處理工序和組件安裝工序一體化的晶片水平的CSP型半導(dǎo)體裝置。它的特征與以往的由單芯片制作的CSP型相比,抑制了插入件等的零件數(shù)量和工序數(shù)量的削減導(dǎo)致的制造成本,謀求封裝整體的低成本化。雖然以上所述的使用了導(dǎo)線的疊層水平的CSP型半導(dǎo)體裝置也追求小型化,但是,因?yàn)橛?..
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。