技術(shù)編號(hào):6824485
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及以晶片形式一次全部地重新排列和封裝電極焊盤(pán)的晶片規(guī)模封裝結(jié)構(gòu),以及使用這種晶片規(guī)模封裝結(jié)構(gòu)的電路板。本申請(qǐng)基于日本專(zhuān)利申請(qǐng)No.Hei.10-202227,在這里引入作為參考。近些年來(lái),隨著電子設(shè)備小型化和高性能的實(shí)現(xiàn),要求構(gòu)成電子設(shè)備的半導(dǎo)體器件和安裝有半導(dǎo)體器件的多層印制布線(xiàn)板小而薄,并具有高性能和高可靠性。在這種條件下,封裝已小型化,并且現(xiàn)已開(kāi)發(fā)了基本上與芯片一樣大、稱(chēng)做芯片尺寸封裝(CSP)的半導(dǎo)體器件?,F(xiàn)已提出制造芯片尺寸封裝的各種方法...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。