技術(shù)編號(hào):6819440
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及半導(dǎo)體器件的制備方法,特別涉及具有互補(bǔ)金屬-氧化物-半導(dǎo)體(CMOS)結(jié)構(gòu)的半導(dǎo)體器件的制備方法,其中,在n溝道和p溝道MOS場(chǎng)效應(yīng)晶體管(MOSFET)的柵極和源/漏區(qū)的表面自對(duì)準(zhǔn)形成高熔點(diǎn)金屬的硅化物層。圖1A到1C表示這種半導(dǎo)體器件的常規(guī)制備方法,這是1996年公布的日本未審查專利公報(bào)8-78361所公開(kāi)的方法。該方法使用了己知的自對(duì)準(zhǔn)硅化物工藝(SALICIDE),并提供有低電阻的高熔點(diǎn)金屬硅化物層,同時(shí)防止引線之間的短路。在該方法中,在...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。