技術(shù)編號:6609167
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明一般涉及多核心處理器中共享存儲器的鎖機(jī)制,尤其涉及 多核心處理器中基于地址仲裁器的共享存儲器的鎖機(jī)制。背景技術(shù)隨著半導(dǎo)體技術(shù)的不斷進(jìn)步,多核心處理器(例如單元處理器Cell Processor)已經(jīng)迅速得到普及。多核心處理器中的核心上運行的多線 程程序必須控制對共享存儲器區(qū)的并發(fā)訪問。常見的控制方式是通過 鎖/信號燈來同步線程。因此鎖/信號燈的效率是多線程平臺的關(guān)鍵因 素。鎖的實現(xiàn)不僅會影響同步搮作的開銷,而且會影響等待鎖釋放的 線程的阻塞時間。對于...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。