技術編號:6608782
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。 本發(fā)明涉及浮點運算單元設計,是一種用于實現(xiàn)高性能浮點運算的高速浮點乘加融合單元。 背景技術 文獻數(shù)據(jù)表明,幾乎50%的浮點乘法指令后面緊跟的指令為浮點加法或減法。因此,浮點乘加融合操作A+B×C已經(jīng)成為科學運算和多媒體應用中的一種基本操作。由于浮點乘加融合操作在應用程序中如此頻繁地出現(xiàn),用浮點乘加融合單元(簡化為MAF單元)來實現(xiàn)該操作已經(jīng)成為現(xiàn)代高性能商業(yè)處理器的一個很好的選擇。這種實現(xiàn)方式主要有以下兩個優(yōu)點(1)僅需要一次舍入,不是兩次;(2)通...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。