技術編號:6602278
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明是有關于微處理器,特別是有關于非循序執(zhí)行的微處理器內(nèi)的分支預測。 背景技術微處理器的架構(gòu)規(guī)格(例如x86架構(gòu)微處理器)都要求指令依照程序的順 序?qū)⑵浣Y(jié)果寫入微處理器架構(gòu)的可視狀態(tài)中(此時通常稱為指令循序引退(in-order retirement) )0然而,就指令執(zhí)行而言,循序引退指令的微處理器的微架構(gòu)是以非循序方式 (out-of-order)(也就是不會依照程序順序,或稱亂序)執(zhí)行指令以產(chǎn)生指令結(jié)果。這類的 微處理器通常會使用一稱為重排序緩沖器...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權(quán),增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。