技術(shù)編號:6557057
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及芯片設(shè)計(jì)技術(shù),確切地說,涉及芯片內(nèi)部不同時鐘域之間的異步橋及使用異步橋進(jìn)行數(shù)據(jù)傳輸?shù)姆椒?。背景技術(shù) 在目前的SOC(System On Chip,片上系統(tǒng))芯片中,比較普遍的采用了雙核或多核的設(shè)計(jì)架構(gòu),即SOC芯片的內(nèi)部同時集成了兩個或者多個處理器,例如ARM處理器和DSP處理器,不同的處理器之間通常采用AMBA(Advanced Microcontroller Bus Architecture,高級微控制器總線架構(gòu))規(guī)范中的AHB(Advanc...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。