技術(shù)編號(hào):6551522
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明公開了,包括被測(cè)網(wǎng)絡(luò)設(shè)備,還包括系統(tǒng)監(jiān)管層、系統(tǒng)控制層及系統(tǒng)數(shù)據(jù)層,所述系統(tǒng)監(jiān)管層采用X86計(jì)算機(jī),所述系統(tǒng)控制層及系統(tǒng)數(shù)據(jù)層采用多核或眾核嵌入式處理器;所述系統(tǒng)監(jiān)管層及系統(tǒng)控制層之間通過PCIE計(jì)算機(jī)總線接口標(biāo)準(zhǔn)總線進(jìn)行通信;所述系統(tǒng)監(jiān)管層包括參數(shù)設(shè)置模塊、管理測(cè)試?yán)赡K及結(jié)果顯示模塊,所述系統(tǒng)控制層包括控制執(zhí)行模塊、任務(wù)調(diào)度模塊及測(cè)試包構(gòu)造模塊,所述系統(tǒng)數(shù)據(jù)層包括數(shù)據(jù)包分流模塊、數(shù)據(jù)處理模塊及性能分析模塊;本系統(tǒng)提高測(cè)量速度、提高發(fā)包速度、節(jié)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。