技術編號:6540724
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。KZBTZ的執(zhí)行查找第一輸入掩碼中的尾隨最低有效零比特位置,并設置輸出掩碼以具有第一輸入掩碼的值,但是,比第一輸入掩碼中的尾隨最低有效零比特位置更接近于最高有效比特位置的所有比特位置都設置為0。在某些實施例中,第二輸入掩碼被用作寫掩碼,以便取決于第二輸入掩碼中的對應的比特位置,在尾隨最低有效零比特位置計算中不考慮第一輸入掩碼的比特位置。專利說明發(fā)明領域[0001]本發(fā)明的領域一般涉及計算機處理器體系結(jié)構(gòu),更具體而言,涉及當執(zhí)行時導致特定結(jié)果的指令。[000...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權(quán),增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。