技術(shù)編號:6523894
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明是關(guān)于在設(shè)有由運算存儲器和數(shù)據(jù)緩沖器合并而成的共享存儲器的數(shù)據(jù)處理系統(tǒng)中,用來提高調(diào)試(Debugging)效率的存儲仲裁方法的。背景技術(shù)近來,通常把由多個數(shù)字視頻處理器(Digital Video Processor;DSP)之類的存儲器訪問裝置(Memory Access Unit;MAU)所形成的數(shù)據(jù)處理系統(tǒng)體現(xiàn)為ASIC。并且,還在具有數(shù)字處理系統(tǒng)功能的芯片上連接了數(shù)據(jù)緩沖存儲器進行使用;在外部CPU上連接了運算存儲器進行使用。但是,最近開發(fā)...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。