技術(shù)編號:6512973
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。一種FPGA單粒子翻轉(zhuǎn)防護方法,采用狀態(tài)機的方式對FPGA的邏輯狀態(tài)進行控制,所述的狀態(tài)機包括一個空閑狀態(tài)和N個邏輯狀態(tài),所述的N個邏輯狀態(tài)依次轉(zhuǎn)換,每一個邏輯狀態(tài)都對應(yīng)FPGA中設(shè)定的一個邏輯狀態(tài);FPGA上電或者復(fù)位完成后,狀態(tài)機初始處于空閑狀態(tài);當設(shè)定的FPGA所要跳轉(zhuǎn)的邏輯狀態(tài)的觸發(fā)條件不滿足時,狀態(tài)機控制FPGA保持當前的邏輯狀態(tài),當設(shè)定的FPGA所要跳轉(zhuǎn)的邏輯狀態(tài)的觸發(fā)條件滿足時,狀態(tài)機控制FPGA進入對應(yīng)的邏輯狀態(tài);當發(fā)生單粒子故障導(dǎo)致FPG...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習研究技術(shù)思路。