技術(shù)編號(hào):6470860
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及接口通信裝置及方法,特別是涉及一種通用串行總線接口裝置 及方法。背景技術(shù)目前,仿真是大規(guī)模集成電路進(jìn)行驗(yàn)證的基本方法之一。隨著集成電路規(guī) 模的日益擴(kuò)大、功能的日益復(fù)雜,仿真所需要的時(shí)間也越來(lái)越長(zhǎng)。為了加快仿真,業(yè)界提出了一些硬件仿真加速的解決方案,如通過(guò)現(xiàn)場(chǎng)可編程門陣列 (FPGA, Field-Programmable Gate Array)來(lái)加速仿真。但這些方案需要所有 的設(shè)計(jì)包括驗(yàn)證模型都是可以綜合的,然而,由于通用串行總線(USB, Un...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。