技術(shù)編號(hào):6470299
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。一種處理器結(jié)構(gòu)本發(fā)明涉及集成電路設(shè)計(jì)領(lǐng)域,具體涉及一種可配置存儲(chǔ)部件和數(shù)據(jù)通路的處理器結(jié)構(gòu)。背景技術(shù)隨著集成電路制造工藝進(jìn)入90nm-45nm階段,復(fù)雜算法(如數(shù)字媒體和無(wú)線(xiàn)通信 算法等)的ASIC (Application Specific Integrated Circuit,即專(zhuān)用集成電路)實(shí)現(xiàn),面 臨設(shè)計(jì)周期長(zhǎng)、設(shè)計(jì)成本高、靈活性差、擴(kuò)展性差,難以滿(mǎn)足產(chǎn)品快速上市、功能不斷提升的 需求。因此,基于支持存儲(chǔ)指令控制的處理器來(lái)實(shí)現(xiàn)復(fù)雜算法,就顯得越來(lái)越...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類(lèi)技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。