技術(shù)編號(hào):6466978
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及程序優(yōu)化設(shè)計(jì)、FPGA設(shè)計(jì)領(lǐng)域,尤其涉及一種為程序定制的可 重構(gòu)加速器實(shí)現(xiàn)方法。 背景技術(shù)隨著新材料的應(yīng)用和新技術(shù)的發(fā)展,超大規(guī)模集成電路技術(shù)取得長(zhǎng)足進(jìn)步, 現(xiàn)處理器相當(dāng)面積上集成的晶體管數(shù)目即將超過(guò)100億。但是由于晶體管利用 效率、漏電、散熱和功耗問(wèn)題,以提高處理器主頻來(lái)獲得性能提升變的得不償 失。因此,多核體系結(jié)構(gòu)技術(shù)取而代之成為處理器的主流技術(shù),通過(guò)在單芯片 內(nèi)封裝多個(gè)處理核,在物理上實(shí)現(xiàn)了真正的并行,因而相對(duì)提高了晶體管的利 用效率、緩...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類(lèi)技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。