技術(shù)編號(hào):6455750
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明大體上涉及管線式處理器的領(lǐng)域,且明確地說(shuō),涉及一種模擬顯式子例行程 序調(diào)用對(duì)隱式子例行程序調(diào)用的分支預(yù)測(cè)行為以便減少電力且增加管線式處理器的利 用率的方法。背景技術(shù)微處理器在許多種應(yīng)用中執(zhí)行計(jì)算任務(wù)。為了允許更快的操作和/或通過(guò)軟件改變而 增加的性能,經(jīng)改進(jìn)的處理器性能幾乎總是所需的。在許多內(nèi)嵌式應(yīng)用(例如,便攜式 電子裝置)中,省電也是處理器設(shè)計(jì)和實(shí)施中的重要目標(biāo)。許多現(xiàn)代處理器使用管線式結(jié)構(gòu),其中循序指令在執(zhí)行中重疊以增加總體處理器通 過(guò)量。為了...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。