技術(shù)編號:6455629
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明大體上涉及處理器的領(lǐng)域,且明確地說涉及一種經(jīng)由調(diào)試電路來調(diào)試處理器上的代碼的系統(tǒng)和方法,其包含考慮處理器指令集操作模式。背景技術(shù)現(xiàn)代處理器是極其復(fù)雜的系統(tǒng)。大多數(shù)現(xiàn)代處理器采用管線結(jié)構(gòu),其中各具有多個執(zhí)行步驟的連續(xù)指令在執(zhí)行時重疊。許多稱為"超標(biāo)量"處理器的處理器包含用于并行指令執(zhí)行的兩個或兩個以上單獨(dú)管線。為了避免管線中由于分支指令造成的停止,大多數(shù)處理器采用各種形式的分支預(yù)測,其中當(dāng)分支被預(yù)測為被采取時推測性地取出指令和執(zhí)行指令。為了改進(jìn)性能,許...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。