技術(shù)編號(hào):6454531
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本揭示內(nèi)容大體來說涉及處理系統(tǒng),且更具體來說涉及經(jīng)虛擬標(biāo)記的指令高速緩 存器系統(tǒng)。背景技術(shù)共同處理器系統(tǒng)在處理器管線中使用地址轉(zhuǎn)換的概念來將數(shù)據(jù)或指令的頁的地 址從其虛擬存儲(chǔ)地址變?yōu)槠湔鎸?shí)的物理存儲(chǔ)地址。 一種地址轉(zhuǎn)換裝置使用常規(guī)上存儲(chǔ) 許多條目的轉(zhuǎn)換后備緩沖器(TLB),其中每一條目包括還稱作進(jìn)程識(shí)別符(PID)的應(yīng)用 程序空間識(shí)別符(ASID)、虛擬地址標(biāo)記(VT)及物理頁碼(PPN)。因此,所述轉(zhuǎn)換后備 緩沖器包含虛擬地址與物理地址之間的映射。在其最...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。