技術(shù)編號:6418765
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種能高速執(zhí)行多用于信號處理的乘法、乘加運(yùn)算的。到目前為止,多媒體數(shù)據(jù)是用微處理器和專用LSI的組合來處理的??墒?,由于最近幾年微處理器的性能取得了驚人的提高,僅用微處理器也能夠執(zhí)行某種多媒體數(shù)據(jù)處理。寄存器分割式運(yùn)算的應(yīng)用為所述性能提高的原因之一。還有,在圖像處理、音頻處理等方面,經(jīng)常采用將數(shù)組元素作輸入,以求一個累加數(shù)據(jù)的運(yùn)算方法。附圖說明圖12示出以往的用被分割的寄存器來執(zhí)行乘加運(yùn)算的運(yùn)算裝置的結(jié)構(gòu)圖。同圖中,寄存器105將32位累加數(shù)據(jù)Z...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。