技術編號:6416203
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明一般涉及計算機系統(tǒng),更特別地,本發(fā)明涉及一種高速緩存相關協(xié)議,該協(xié)議提供一種新的用于修改數(shù)據(jù)的相關狀態(tài),允許在不需要寫干預數(shù)據(jù)至系統(tǒng)存貯器中的情況下改進高速緩存的干預。常規(guī)多處理器計算機系統(tǒng)10的基本結構示于附圖說明圖1。計算機系統(tǒng)10有一些處理部件,圖中示出了其中的兩個12a和12b,這些處理部件連接到各種外設,包括輸入/輸出(I/O)設備14(例如顯示監(jiān)視器、鍵盤、圖形指針(鼠標)、以及永久存儲器(硬盤))、存貯器設備16(例如隨機存取存貯器或R...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
請注意,此類技術沒有源代碼,用于學習研究技術思路。