技術(shù)編號(hào):6400217
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及集成電路設(shè)計(jì)領(lǐng)域,尤其涉及一種時(shí)鐘節(jié)點(diǎn)結(jié)群方法以及時(shí)鐘網(wǎng)絡(luò)結(jié)構(gòu)。背景技術(shù)隨著超大規(guī)模集成電路集成度的增大和工作頻率的提高,芯片單位面積的功耗呈指數(shù)級(jí)增長。對(duì)于用電池供電的便攜式設(shè)備來說,功耗直接與待機(jī)時(shí)間和電池壽命掛鉤。而待機(jī)時(shí)間和電池壽命的長短對(duì)于便攜式設(shè)備來說是最重要的,直接影響到產(chǎn)品的市場競爭地位。對(duì)于高可靠性設(shè)備,功耗過大導(dǎo)致芯片溫度急劇升高,進(jìn)而影響器件和連線的電學(xué)性能,甚至造成電路失效。因此,低功耗已經(jīng)成為集成電路設(shè)計(jì)的主要優(yōu)化目標(biāo)之...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。