技術(shù)編號(hào):6298537
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明屬于工業(yè)控制領(lǐng)域集散控制系統(tǒng)領(lǐng)域,公開(kāi)了一種基于FPGA的SOE系統(tǒng)及其實(shí)現(xiàn)SOE的方法,其特征在于FPGA位于CPU和PHY芯片之間,通過(guò)MII接口分別與CPU和PHY芯片連接;FPGA內(nèi)建IEEE1588數(shù)據(jù)包解析模塊,SOE事件監(jiān)測(cè)模塊和自由計(jì)時(shí)時(shí)鐘模塊。本發(fā)明以FPGA+CPU的架構(gòu),極其靈活地實(shí)現(xiàn)了高精度的IEEE1588時(shí)間同步系統(tǒng),在此基礎(chǔ)上簡(jiǎn)潔地實(shí)現(xiàn)了高分辨率的SOE系統(tǒng)?;贔PGA技術(shù),以硬件代替軟件,提高了系統(tǒng)的可靠性,抗干擾性...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。