技術(shù)編號(hào):5858129
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及雷達(dá),特別涉及一種SAR雷達(dá)回波實(shí)時(shí)模擬方法。背景技術(shù)目前獲得回波信號(hào)普遍采用大規(guī)模FPGA陣列作為硬件平臺(tái)。第一種方式是采用多級(jí)流水節(jié)拍在延遲若干脈沖重復(fù)周期后得到回波信號(hào)。第二種方式是根據(jù)數(shù)據(jù)格式采用定點(diǎn)、相位計(jì)算精度和大點(diǎn)數(shù)卷積的方式得到回波信號(hào),但是這種方式所得出的計(jì)算精度較差,并且以泰勒展開(kāi)方式獲取開(kāi)方值,因此占用的硬件資源極其龐大。另外,為滿足強(qiáng)實(shí)時(shí)性要求,即當(dāng)前脈沖重復(fù)周期雷達(dá)發(fā)射信號(hào)的回波在當(dāng)前脈沖重復(fù)周期內(nèi)產(chǎn)生,只能采用并行度高...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。