技術(shù)編號(hào):5844059
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及現(xiàn)場(chǎng)可編程門陣列FPGA的應(yīng)用測(cè)試技術(shù),具體的說(shuō)是一種基于最大 流方法的FPGA測(cè)試方法。背景技術(shù)FPGA(現(xiàn)場(chǎng)可編程門陣列)器件憑借其內(nèi)部資源豐富、結(jié)構(gòu)配置靈活等特性,而越 來(lái)越廣泛的應(yīng)用在了各種電子產(chǎn)品之中。由于FPGA的特殊結(jié)構(gòu),傳統(tǒng)的芯片測(cè)試技術(shù)已經(jīng) 不再適用,進(jìn)而產(chǎn)生了很多針對(duì)FPGA芯片應(yīng)用測(cè)試的方法。FPGA可以被描述為一個(gè)二維網(wǎng)格結(jié)構(gòu),主要由可配置的邏輯單元、輸入輸出單元 和連接這些單元的互連結(jié)構(gòu)。在實(shí)際應(yīng)用中,就是通過配置這些資...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。