技術(shù)編號:40401914
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本公開涉及存儲器,具體而言,涉及一種片上終端控制電路以及應(yīng)用該片上終端控制電路的存儲器。背景技術(shù)、片上終端(on-die?termination,odt)技術(shù)用于將dram信號的終端阻抗匹配到內(nèi)存存儲器的輸出阻抗,以消除由信號反射引起的干擾和失真,為高速內(nèi)存系統(tǒng)提供了更好的信號完整性和可靠性。、在ddr中,odt信號根據(jù)處于目標模式的寫命令、處于非目標模式的寫命令或處于非目標模式的讀命令生成。電路設(shè)計時,需要使odt信號的生成和傳輸路徑(簡稱odt路徑)與dll路徑匹配。其中,dll(de...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)無源代碼,用于學(xué)習(xí)原理,如您想要源代碼請勿下載。