技術(shù)編號(hào):12801688
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及計(jì)算機(jī)技術(shù)領(lǐng)域,具體的說是一種多路服務(wù)器FPGA版本同步的方法。背景技術(shù)多路服務(wù)器系統(tǒng)中,一般包含多個(gè)主板。例如可能包含4個(gè)主板,每個(gè)主板集成2個(gè)CPU,主板插入背板上,通過背板連接互聯(lián)成多路服務(wù)器系統(tǒng)。在每個(gè)主板上會(huì)集成一個(gè)FPGA(Field-ProgrammableGateArray,現(xiàn)場(chǎng)可編程門陣列),對(duì)板卡進(jìn)行時(shí)序控制、邏輯控制。隨著產(chǎn)品的功能修正、開發(fā)升級(jí),F(xiàn)PGA的程序版本會(huì)不斷更新,測(cè)試人員或維護(hù)人員需要將服務(wù)器上所有FPGA的程序版本進(jìn)行升級(jí)。在測(cè)試及維護(hù)階段,不排除...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。