技術(shù)編號:12363645
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及半導(dǎo)體技術(shù)領(lǐng)域,具體涉及一種LVDS驅(qū)動電路。背景技術(shù)目前典型的低壓差分信號(LVDS,Low-VoltageDifferentialSignal)輸出驅(qū)動電路中,為了穩(wěn)定輸出端的共模電平,一般都會加入共模反饋電路。由于共模電壓是通過兩個相同的電阻串聯(lián)得到的,這就意味著LVDS驅(qū)動電路的兩個輸出差分端是通過兩個電阻串接在一起的,這會大大降低CMOS邏輯驅(qū)動電路的噪聲容限和壓擺率。對于需要同時兼容CMOS邏輯電位輸出和高速LVDS輸出的芯片來說,CMOS輸出驅(qū)動電路無法與LVDS驅(qū)動電路...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。