技術(shù)編號:12268815
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種基于Virtex架構(gòu)的FPGA芯片的測試法,尤其是一種二倍線布線資源故障的測試法。背景技術(shù)可編程邏輯器件(FPGA),具有開發(fā)周期短,成本低,風(fēng)險小,集成度高,靈活性大,且便于電子系統(tǒng)維護(hù)和升級,因此成為了數(shù)字芯片的主流,被廣泛應(yīng)用在通信、控制、視頻、信息處理、消費電子、互聯(lián)網(wǎng)、汽車以及航空航天等諸多領(lǐng)域。在FPGA芯片中,布線資源占據(jù)FPGA芯片面積的大部分(50%~90%),是FPGA芯片資源中發(fā)生故障概率最高的部分,所以布線資源的測試非常重要。布線資源的故障一般有:(1)線段...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。