技術(shù)編號(hào):11777971
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種調(diào)節(jié)電路及其實(shí)現(xiàn)方法,特別是涉及一種占空比調(diào)節(jié)電路及其實(shí)現(xiàn)方法。背景技術(shù)在現(xiàn)代集成電路中,50%的占空比時(shí)鐘起著至關(guān)重要的作用。但是在實(shí)際電路中,很多種原因都會(huì)導(dǎo)致時(shí)鐘的占空比偏離50%,比如由于PMOS和NMOS之間驅(qū)動(dòng)能力的差別、互聯(lián)線寄生電容分布的不同使得振蕩器電路很難輸出50%占空比信號(hào)??梢?jiàn),已有的占空比調(diào)節(jié)要么抗電壓、溫度變化能力差,要么設(shè)計(jì)較為復(fù)雜,這樣如何產(chǎn)生適用于高速電路系統(tǒng)的50%占空比時(shí)鐘就成了亟待解決的熱點(diǎn)問(wèn)題。因此,實(shí)有必要提供一種可將信號(hào)的占空比調(diào)節(jié)為5...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)注重原理思路,無(wú)完整電路圖,適合研究學(xué)習(xí)。