技術(shù)編號:11636868
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明實施例涉及電路技術(shù)領(lǐng)域,尤其涉及一種相關(guān)雙采樣積分電路。背景技術(shù)為了減小積分電路中運放1/f噪聲、失配電壓的影響,通常會引入相關(guān)雙采樣技術(shù),具體地通過對不同輸入信號進行先后前后兩次采樣,將兩次采樣后的輸入信號進行模擬相減,以消除運放1/f噪聲和失配電壓等造成的噪聲,從而獲得真實的信號電平。一種示例性相關(guān)雙采樣積分電路包括:采樣電路、儲能電容以及放大器,采樣電路在兩相非交疊時鐘Φ1、Φ2的控制下進行分時采樣。在時鐘Φ1為高、時鐘Φ2為低時,儲能電容Ci的正極板采樣輸入信號V1,同時負極板可采...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學習。