技術(shù)編號:11523713
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及緩沖器電路,具體涉及一種多輸入高速CMOS緩沖器電路。背景技術(shù)在現(xiàn)代CMOS模擬電路中,緩沖器電路是一種很常用的電路。緩沖器具有高輸入阻抗,低輸出阻抗,高驅(qū)動能力的特點(diǎn),在各種ADC,DAC及各類SOC芯片中均有廣泛應(yīng)用。目前,業(yè)界在高速、低功耗、低噪聲幾個特性方面對緩沖器的要求也越來越高。傳統(tǒng)的緩沖器在多輸入信號應(yīng)用環(huán)境下,一般是將多個輸入信號的輸入電壓通過多個開關(guān)分別選通連接緩沖器,再直接以電壓形式輸出。這種緩沖器電路存在以下缺陷:(1)由于開關(guān)存在一定的阻抗及容抗,開關(guān)越多會導(dǎo)致...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。