專利名稱:一種電源與數(shù)據(jù)處理器的制作方法
技術領域:
本實用新型提出一種處理器,特別涉及一種電源與數(shù)據(jù)處理器。
背景技術:
目前發(fā)光二極管燈串模塊大致上可分為串聯(lián)式及并聯(lián)式兩種連結方式,而這兩種方式的發(fā)光二極管燈串模塊也廣泛被使用者運用在大樓外觀、樹木、招牌及造景物上,以增添上述事物的外觀美。上述串聯(lián)式在目前市場上并沒有出現(xiàn)在兩個電源回路之間傳遞信號的產(chǎn)品;所謂一個電源回路是指不管是交流110伏特或220伏特經(jīng)過整流后所產(chǎn)生的直流電壓,在直流電壓回路內(nèi)的電路系統(tǒng)為一個電源回路,兩個電源回路則為同樣一個交流110伏特或220伏特經(jīng)過不同的電路整流成直流電壓的回路,這兩個電源回路是完全分開且獨立的回路。但是不管是交流110伏特或220伏特,能整流出來的直流電壓均有限的,雖然能利用變壓器或是升壓技術升壓以提高所需的直流電壓,但仍然有限;舉例來說,假設交流110伏特不用變壓器或是升壓技術整流出的直流電壓是直流110伏特,則能夠串聯(lián)的燈組最多為30至35組,若需要應用的燈組數(shù)是1000組或是10000組,上述升壓技術則無法達成;因此在不同電源回路之間如何能夠順利的傳遞信號是棘手而難以解決的問題。
實用新型內(nèi)容為改善上述現(xiàn)有技術存在的缺點,本實用新型的目的在于提供一種電源與數(shù)據(jù)處理器。本實用新型提出的一種電源與數(shù)據(jù)處理器應用于至少一發(fā)光二極管使該發(fā)光二極管發(fā)亮,該電源與數(shù)據(jù)處理器包含一電源處理單元,該電源處理單元包含兩個交流電源接腳、一電壓負端接腳及一電壓正端接腳,該兩個交流電源接腳相對于該電壓正端接腳設置,該電壓負端接腳相對于該電壓正端接腳設置;及一數(shù)據(jù)處理單元,該數(shù)據(jù)處理單元電性連接至該電源處理單元,該數(shù)據(jù)處理單元包含一數(shù)據(jù)輸入接腳、一數(shù)據(jù)輸出接腳、一第一接腳及一第二接腳,該第一接腳電性連接至該電源處理單元的該電壓正端接腳,該數(shù)據(jù)輸入接腳相對于該第一接腳設置,該數(shù)據(jù)輸出接腳相對于該第一接腳設置,該第二接腳相對于該第一接腳設置。
圖I為本實用新型提出的電源與數(shù)據(jù)處理器的實施例I結構示意圖;圖2為本實用新型提出的電源與數(shù)據(jù)處理器的實施例2結構示意圖;圖3為本實用新型提出的電源與數(shù)據(jù)處理器的實施例應用示意圖;圖4為發(fā)光二極管燈串回路正向式串接方式結構示意圖;圖5為發(fā)光二極管燈串回路負向式串接方式結構示意圖;圖6為發(fā)光二極管燈串回路正負向交錯式串接方式結構示意圖。[0013]圖中10-電源與數(shù)據(jù)處理器;20-電源與控制器;[0014]30-發(fā)光二極管驅動單元;40-電源處理單元;[0015]50-發(fā)光二極管;102-電源處理單元;[0016]104-數(shù)據(jù)處理單元;106-齊納二極管;[0017]108-第一電容;110-第二電容;[0018]112-第一二極管;114-第二二極管;[0019]116-第一電阻;118-第一晶體管;[0020]120-第二晶體管;122-第二電阻;[0021]124-第三電阻;1022-交流電源接腳;[0022]1024-電壓負端接腳;1026-電壓正端接腳;[0023]1042-數(shù)據(jù)輸入接腳;1044-數(shù)據(jù)輸出接腳;[0024]1046-第一接腳;1048-第二接腳。
具體實施方式
[0025]
以下結合附圖和具體實施例對本實用新型作進一步說明,以使本領域的技術人員可以更好的理解本實用新型并能予以實施,但所舉實施例不作為對本實用新型的限定。[0026]如圖4所示,為發(fā)光二極管燈串回路正向式串接方式結構示意圖。一電源與控制
器20包含兩個交流電源接腳1022、一電壓正端接腳1026、一數(shù)據(jù)輸出接腳1044及一電壓負端接腳1024 ;多個發(fā)光二極管驅動單元30各包含一電壓正端接腳1026、一電壓負端接腳1024、一數(shù)據(jù)輸入接腳1042及一數(shù)據(jù)輸出接腳1044 ;該電源與控制器20及多個發(fā)光二極管驅動單元30的電連接關系如圖4所示,其中,每一該發(fā)光二極管驅動單元30電性連接至至少一發(fā)光二極管50,以驅動該發(fā)光二極管50發(fā)亮;上述正向式串接方式為信號的進出和電源的進出方向相同。如圖5所示,為發(fā)光二極管燈串回路負向式串接方式結構示意圖。一電源與控制器20包含兩個交流電源接腳1022、一電壓正端接腳1026、一數(shù)據(jù)輸出接腳1044及一電壓負端接腳1024 ;多個發(fā)光二極管驅動單元30各包含一電壓正端接腳1026、一電壓負端接腳1024、一數(shù)據(jù)輸入接腳1042及一數(shù)據(jù)輸出接腳1044 ;該電源與控制器20及多個發(fā)光二極管驅動單元30的電連接關系如圖5所示,其中,每一該發(fā)光二極管驅動單元30電性連接至至少一發(fā)光二極管50,以驅動該發(fā)光二極管50發(fā)亮;上述負向式串接方式為信號的進出和電源的進出方向相反。如圖6所示,為發(fā)光二極管燈串回路正負向交錯式串接方式結構示意圖。一電源與控制器20包含兩個交流電源接腳1022、一電壓正端接腳1026、一數(shù)據(jù)輸出接腳1044及一電壓負端接腳1024 ;多個電源處理單元40各包含兩個交流電源接腳1022、一電壓正端接腳1026及一電壓負端接腳1024 ;復數(shù)個發(fā)光二極管驅動單元30各包含一電壓正端接腳1026、一電壓負端接腳1024、一數(shù)據(jù)輸入接腳1042及一數(shù)據(jù)輸出接腳1044 ;該電源與控制器20、該些電源處理單元40及該些發(fā)光二極管驅動單元30的電連接關系如圖6所示,其中,每一該發(fā)光二極管驅動單元30電性連接至至少一發(fā)光二極管50 (為簡化圖示,圖6中僅在最上面的一些發(fā)光二極管驅動單元30繪示出電性連接至發(fā)光二極管50,實際上每一發(fā)光二極管驅動單元30均電性連接至至少一發(fā)光二極管50),以驅動該發(fā)光二極管50發(fā)亮;上述正負向交錯式串接方式為信號的進出和電源的進出方向交錯。如圖6所示,正負向交錯式串接方式的信號傳輸較為簡單,雖然是不同回路(圖6顯示為三個回路)不同零件所產(chǎn)生的直流電壓,即使各零件的規(guī)格特性有些微誤差,但也不至于差異過大,所以兩回路間的電壓差異不大,因此信號傳輸不至于有問題;但前提是電源的轉換必須是定電壓方式且必須為隔離式電源,如此兩回路之間才能夠共地或是共正電。此外,還必須在每一該發(fā)光二極管驅動單元30設計為可接受正負電壓信號,如此即可達成正負向互相傳輸構成單線傳輸?shù)陌l(fā)光二極管顯示燈幕或發(fā)光二極管顯示燈網(wǎng)。但是此種正負向交錯式串接方式的缺點是制造生產(chǎn)時必須做兩種接法的燈串一正向傳輸及一負向傳輸,因此會增加成本及復雜度;而若要解決這樣的問題,就必須全部都是正向或負向傳輸,以及必須為使用如圖I或圖2的線路技術(其相關技術將詳述如下)。如圖I所示,為本實用新型提出的一種電源與數(shù)據(jù)處理器的實施例I結構示意圖。本實用新型提出的電源與數(shù)據(jù)處理器10包含一電源處理單元102及一數(shù)據(jù)處理單元104。該電源與數(shù)據(jù)處理器10應用于至少一發(fā)光二極管(圖未示)使該發(fā)光二極管發(fā)亮。 該電源處理單元102包含兩個交流電源接腳1022、一電壓負端接腳1024及一電壓正端接腳1026 ;該兩個交流電源接腳1022相對于該電壓正端接腳1026設置,該電壓負端接腳1024相對于該電壓正端接腳1026設置。該數(shù)據(jù)處理單元104電性連接至該電源處理單元102 ;該數(shù)據(jù)處理單元104包含一數(shù)據(jù)輸入接腳1042、一數(shù)據(jù)輸出接腳1044、一第一接腳1046及一第二接腳1048。該第一接腳1046電性連接至該電源處理單元102的該電壓正端接腳1026 ;該數(shù)據(jù)輸入接腳1042相對于該第一接腳1046設置;該數(shù)據(jù)輸出接腳1044相對于該第一接腳1046設置;該第二接腳1048相對于該第一接腳1046設置。該數(shù)據(jù)處理單元104還包含一齊納二極管106、一第一電容108、一第二電容110、
一第一二極管112及一第二二極管114。該齊納二極管106的陰極電性連接至該第一接腳1046,該齊納二極管106的陽極電性連接至該第二接腳1048 ;該第一電容108的一端電性連接至該第一接腳1046,該第一電容108的另一端電性連接至該第二接腳1048 ;該第二電容110的一端電性連接至該數(shù)據(jù)輸入接腳1042,該第二電容110的另一端電性連接至該數(shù)據(jù)輸出接腳1044 ;該第一二極管112的陰極電性連接至該第一接腳1046,該第一二極管112的陽極電性連接至該數(shù)據(jù)輸出接腳1044 ;該第二二極管114的陰極電性連接至該數(shù)據(jù)輸出接腳1044,該第二二極管的陽極114電性連接至該第二接腳1048。如圖2所示,為實用新型提出的電源與數(shù)據(jù)處理器的實施例2結構示意圖。本實用新型提出的電源與數(shù)據(jù)處理器10包含一電源處理單元102及一數(shù)據(jù)處理單元104。該電源與數(shù)據(jù)處理器10應用于至少一發(fā)光二極管(圖2中未標記)使該發(fā)光二極管發(fā)亮。該電源處理單元102包含兩個交流電源接腳1022、一電壓負端接腳1024及一電壓正端接腳1026 ;該兩個交流電源接腳1022相對于該電壓正端接腳1026設置,該電壓負端接腳1024相對于該電壓正端接腳1026設置。該數(shù)據(jù)處理單元104電性連接至該電源處理單元102 ;該數(shù)據(jù)處理單元104包含一數(shù)據(jù)輸入接腳1042、一數(shù)據(jù)輸出接腳1044、一第一接腳1046及一第二接腳1048。該第一接腳1046電性連接至該電源處理單元102的該電壓正端接腳1026 ;該數(shù)據(jù)輸入接腳1042相對于該第一接腳1046設置;該數(shù)據(jù)輸出接腳1044相對于該第一接腳1046設置;該第二接腳1048相對于該第一接腳1046設置。該數(shù)據(jù)處理單元104還包含一齊納二極管106、一第一電容108、一第一電阻116、一第一晶體管118、一第二晶體管120、一第二電阻122及一第三電阻124。該齊納二極管106的陰極電性連接至該第一接腳1046,該齊納二極管106的陽極電性連接至該第二接腳1048 ;該第一電容108的一端電性連接至該第一接腳1046,該第一電容108的另一端電性連接至該第二接腳1048 ;該第一電阻116的一端電性連接至該數(shù)據(jù)輸入接腳1042 ;該第一晶體管118的第二端電性連接至該第一電阻116的另一端,該第一晶體管118的第三端電性連接至該電源處理單元102的該電壓負端接腳1024 ;該第二晶體管120的第一端電性連接至該第一接腳1046,該第二晶體管120的第三端電性連接至該數(shù)據(jù)輸出接腳1044 ;該第二電阻122的一端電性連接至該第二晶體管120的第二端,該第二電阻122的另一端電性連接至該第一晶體管118的第一端;該第三電阻124的一端電性連接至該數(shù)據(jù)輸出接腳1044,該第三電阻124的另一端電性連接至該第二接腳1048。如圖3所示,為本實用新型提出的一種電源與數(shù)據(jù)處理器實施例應用示意圖圖,目的在于說明前述必須全部都是正向或負向傳輸?shù)臓顩r,以對應圖6所示的正負向交錯式串接方式;圖3顯示為全部皆為正向,實際上也可全部皆為負向。一電源與控制器20包含兩個交流電源接腳1022、一電壓正端接腳1026、一數(shù)據(jù)輸出接腳1044及一電壓負端接腳1024 ;多個發(fā)光二極管驅動單元30各包含一電壓正端接腳1026、一電壓負端接腳1024、一數(shù)據(jù)輸入接腳1042及一數(shù)據(jù)輸出接腳1044 ;該電源與控制器20、電源與數(shù)據(jù)處理器10及發(fā)光二極管驅動單元30的電連接關系如圖3所示,其中,每一該發(fā)光二極管驅動單元30還電性連接至至少一發(fā)光二極管50 (為簡化圖示,圖3中僅在最上面的發(fā)光二極管驅動單元30繪示出電性連接至該發(fā)光二極管50,實際上每一發(fā)光二極管驅動單元30均電性連接至至少一發(fā)光二極管50),以驅動該發(fā)光二極管50發(fā)亮。如圖3所示,圖中由上而下一共包含三個回路;當?shù)谝粋€回路的最后一個發(fā)光二極管驅動單元30的輸出信號傳送至第二個回路的信號輸入時,電壓差異將近100伏特或是200伏特,這樣的信號如直接連接必定無法辨識,甚至造成組件的損壞燒毀,所以必須有一特別的方式來處理(此特別的方式即為圖I或圖2的方式)。單線技術包含兩種信號模式,一種是純數(shù)字式,另一種是三態(tài)電壓式,而本實用新型提出如圖I所示的電容式和如圖2所示的晶體管式,其詳述如下。如圖I和圖3所示,以該第二電容110將直流電壓差異濾除,高頻信號可以通過;之后以該第一二極管112及該第二二極管114將信號偏壓在第二回路可以識別的電壓范圍,如此確實可以完全無誤的將第一回路的輸出信號傳給第二回路;這種方式適用于純數(shù)字式信號或是三態(tài)電壓式信號。如圖2和圖3所示,直接采用能耐高壓的晶體管,將信號直接轉換電位;這種方式適用于純數(shù)字式信號。兩回路之間的連接依照上述方式連接之后即可將此單線燈串技術構成一燈網(wǎng)或燈幕或非常長距離的燈串,大大地擴大了應用范圍。以上所述實施例僅是為充分說明本實用新型而所舉的較佳的實施例,本實用新型的保護范圍不限于此。本技術領域的技術人員在本實用新型基礎上所作的等同替代或變換,均在本實用新型的保護范圍之內(nèi)。本實用新型的保護范圍以權利要求書為準。
權利要求1.一種電源與數(shù)據(jù)處理器,其特征在于應用于至少一發(fā)光二極管使該發(fā)光二極管發(fā)亮,該電源與數(shù)據(jù)處理器包含一電源處理單元,該電源處理單元包含兩個交流電源接腳、一電壓負端接腳及一電壓正端接腳,該兩個交流電源接腳相對于該電壓正端接腳設置,該電壓負端接腳相對于該電壓正端接腳設置 '及一數(shù)據(jù)處理單元,該數(shù)據(jù)處理單元電性連接至該電源處理單元,該數(shù)據(jù)處理單元包含一數(shù)據(jù)輸入接腳、一數(shù)據(jù)輸出接腳、一第一接腳及一第二接腳,該第一接腳電性連接至該電源處理單元的該電壓正端接腳,該數(shù)據(jù)輸入接腳相對于該第一接腳設置,該數(shù)據(jù)輸出接腳相對于該第一接腳設置,該第二接腳相對于該第一接腳設置。
2.根據(jù)權利要求I所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元包含一齊納二極管,該齊納二極管的陰極電性連接至該第一接腳,該齊納二極管的陽極電性連接至該第二接腳;及一第一電容,該第一電容的一端電性連接至該第一接腳,該第一電容的另一端電性連接至該第二接腳。
3.根據(jù)權利要求2所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第二電容,該第二電容的一端電性連接至該數(shù)據(jù)輸入接腳,該第二電容的另一端電性連接至該數(shù)據(jù)輸出接腳。
4.根據(jù)權利要求3所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第一二極管,該第一二極管的陰極電性連接至該第一接腳,該第一二極管的陽極電性連接至該數(shù)據(jù)輸出接腳。
5.根據(jù)權利要求4所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第二二極管,該第二二極管的陰極電性連接至該數(shù)據(jù)輸出接腳,該第二二極管的陽極電性連接至該第二接腳。
6.根據(jù)權利要求2所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第一電阻,該第一電阻的一端電性連接至該數(shù)據(jù)輸入接腳。
7.根據(jù)權利要求6所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第一晶體管,該第一晶體管的第二端電性連接至該第一電阻的另一端,該第一晶體管的第三端電性連接至該電源處理單元的該電壓負端接腳。
8.根據(jù)權利要求7所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第二晶體管,該第二晶體管的第一端電性連接至該第一接腳,該第二晶體管的第三端電性連接至該數(shù)據(jù)輸出接腳。
9.根據(jù)權利要求8所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第二電阻,該第二電阻的一端電性連接至該第二晶體管的第二端,該第二電阻的另一端電性連接至該第一晶體管的第一端。
10.根據(jù)權利要求9所述的電源與數(shù)據(jù)處理器,其特征在于所述的數(shù)據(jù)處理單元還包含一第三電阻,該第三電阻的一端電性連接至該數(shù)據(jù)輸出接腳,該第三電阻的另一端電性連接至該第二接腳。
專利摘要本實用新型提出一種電源與數(shù)據(jù)處理器,應用于至少一發(fā)光二極管使該發(fā)光二極管發(fā)亮;該電源與數(shù)據(jù)處理器包含一電源處理單元及一數(shù)據(jù)處理單元,該數(shù)據(jù)處理單元電性連接至該電源處理單元。該電源處理單元包含兩個交流電源接腳、一電壓負端接腳及一電壓正端接腳。該數(shù)據(jù)處理單元包含一數(shù)據(jù)輸入接腳、一數(shù)據(jù)輸出接腳、一第一接腳及一第二接腳,該第一接腳電性連接至該電源處理單元的該電壓正端接腳。
文檔編號H05B37/00GK202738166SQ20122032601
公開日2013年2月13日 申請日期2012年7月6日 優(yōu)先權日2012年7月6日
發(fā)明者彭文琦 申請人:矽誠科技股份有限公司