亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

恒定電流輸出吸收器或源的制作方法

文檔序號:8137248閱讀:260來源:國知局
專利名稱:恒定電流輸出吸收器或源的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及控制需要恒定電流來進行其恰當操作的裝置,更特定來說涉及控制發(fā)光二極管(LED)同時維持穿過其的恒定電流,以使得所述LED的光強度在寬廣范圍的電壓、 溫度及其它過程變量下保持大致恒定。
背景技術(shù)
LED正向電壓由于制造過程變量及應用環(huán)境溫度而變化。LED裝置驅(qū)動器(例如, 數(shù)字裝置輸出驅(qū)動器)低或高電壓狀態(tài)(例如,分別為接近Vss或Vdd的輸出)由于制造過程變量、其中吸收或供應的電流量及應用環(huán)境溫度而變化。當與LED串聯(lián)使用固定電阻器以限制穿過其的電流時,此產(chǎn)生不可接受的LED光強度。LED裝置驅(qū)動器輸出吸收器及源電流隨電源電壓、Vdd及操作溫度而變化,因此在溫度及/或操作電壓發(fā)生任何改變時導致不期望的LED強度變化。此外需要與LED串聯(lián)的增加對使用LED的產(chǎn)品增加額外成本及復雜性的固定電流限制電阻器。

發(fā)明內(nèi)容
需要一種在寬廣范圍的電壓、溫度及制造過程變量下維持LED光強度的方式。根據(jù)本發(fā)明的教示,一種恒定電流輸出吸收器或源消除用于LED的電流限制串聯(lián)電阻器且針對集成電路數(shù)字裝置(例如,微控制器、微處理器、數(shù)字信號處理器、專用集成電路(ASIC)、 可編程邏輯陣列(PLA)等)的所有操作及制造變量維持來自LED的恒定光強度。根據(jù)本發(fā)明的教示,當從負載(例如,LED)吸收電流或向所述負載供應電流時維持輸出驅(qū)動器處的恒定電流(例如,電流限制)將針對所有操作及制造變量將所述LED的光強度維持在恒定等級。可啟用或停用此電流限制特征,且(例如)通過在所述數(shù)字裝置 (例如,微控制器)中使用內(nèi)部控制寄存器來在程序控制下設定電流限制值。所述數(shù)字裝置的每一輸出可具有電流吸收器或源限制能力,其具有啟動所述電流限制特征的相關(guān)聯(lián)控制位。另一多位寄存器可確定恒定電流的值,借此通過此寄存器中的位的數(shù)目來確定所述恒定電流值的范圍及分辨率??赏ㄟ^場效應晶體管(FET)輸出驅(qū)動器或以固定柵極電壓操作的若干FET的柵極電壓來設定受限制的輸出電流吸收器或源。恒定輸出吸收器或源電流范圍可以是可調(diào)整地,例如,從約五(5)毫安(mA)到約25mA。此外本文中涵蓋使用可易于產(chǎn)生噪聲的低電流弱上拉的開關(guān)應用。此可通過將電流輸出設定到低限制且使用經(jīng)由所述開關(guān)到Vdd的直接連接(其然后將使下一級輸入電平升高到接近Vdd以獲得改善的噪聲容限)來克服。
根據(jù)具體實例性實施例,一種具有受電流限制的節(jié)點的集成電路數(shù)字裝置包含 節(jié)點;及可編程恒定電流電路,其耦合到所述節(jié)點,其中所述可編程恒定電流電路將穿過所述節(jié)點的電流量限制到被編程到所述可編程恒定電流電路中的電流值。根據(jù)另一具體實例性實施例,一種具有受電流限制的輸出節(jié)點的集成電路數(shù)字裝置包含輸出節(jié)點;高側(cè)驅(qū)動電路,其耦合在所述輸出節(jié)點與電源電壓之間;第一多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到所述輸出節(jié)點及所述高側(cè)驅(qū)動電路;第二多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到共用電源;可編程恒定電流電路,其耦合在所述第一多路復用器的所述第二節(jié)點與所述第二多路復用器的所述第二節(jié)點之間,其中所述可編程恒定電流電路將穿過其的電流限制到被編程到所述可編程恒定電流電路中的電流值;及低側(cè)驅(qū)動電路,其耦合在所述第一與第二多路復用器的所述第三節(jié)點之間;其中當所述第一及第二多路復用器的所述第一與第二節(jié)點耦合在一起時,所述可編程恒定電流電路將去往所述輸出節(jié)點中的電流限制到所述電流值,且當所述第一及第二多路復用器的所述第一與第三節(jié)點耦合在一起時,所述低側(cè)驅(qū)動電路在不限制到其的電流的情況下將所述輸出節(jié)點耦合到大致所述共用電源。根據(jù)又一具體實例性實施例,一種具有受電流限制的輸出節(jié)點的集成電路數(shù)字裝置包含輸出節(jié)點;低側(cè)驅(qū)動電路,其耦合在所述輸出節(jié)點與共用電源之間;第一多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到電源電壓;第二多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到所述輸出節(jié)點及所述低側(cè)驅(qū)動電路;可編程恒定電流電路,其耦合在所述第一多路復用器的所述第二節(jié)點與所述第二多路復用器的所述第二節(jié)點之間,其中所述可編程恒定電流電路將穿過其的電流限制到被編程到所述可編程恒定電流電路中的電流值;及高側(cè)驅(qū)動電路,其耦合在所述第一與第二多路復用器的所述第三節(jié)點之間;其中當所述第一及第二多路復用器的所述第一與第二節(jié)點耦合在一起時,所述可編程恒定電流電路將來自所述輸出節(jié)點的電流限制到所述電流值,且當所述第一及第二多路復用器的所述第一與第三節(jié)點耦合在一起時,所述高側(cè)驅(qū)動電路在不限制到其的電流的情況下將所述輸出節(jié)點耦合到大致所述電源電壓。


結(jié)合附圖參照以下說明可更完全地理解本發(fā)明,附圖中圖1是具有用于從發(fā)光二極管(LED)吸收電流的驅(qū)動器電路的現(xiàn)有技術(shù)數(shù)字裝置的示意性框圖;圖2是具有用于給LED供應電流的驅(qū)動器電路的現(xiàn)有技術(shù)數(shù)字裝置的示意性框圖;圖3是根據(jù)本發(fā)明的教示的具有以恒定電流值從LED吸收電流的驅(qū)動器電路的數(shù)字裝置的示意性框圖;圖4是根據(jù)本發(fā)明的教示的具有以恒定電流值給LED供應電流的驅(qū)動器電路的數(shù)字裝置的示意性框圖;圖5是根據(jù)本發(fā)明的具體實例性實施例的以可編程恒定電流值從LED吸收電流的驅(qū)動器電路的示意性框圖;圖6是根據(jù)本發(fā)明的另一具體實例性實施例的以可編程恒定電流給LED供應電流的驅(qū)動器電路的示意性框圖;圖7是根據(jù)本發(fā)明的又一具體實例性實施例的可在以可編程恒定電流從LED吸收電流或作為標準圖騰柱主動輸出驅(qū)動器之間選擇的輸入-輸出(I/O)驅(qū)動器電路的示意性框圖;圖8是根據(jù)本發(fā)明的再一具體實例性實施例的可在以可編程恒定電流給LED供應電流或作為標準圖騰柱主動輸出驅(qū)動器之間選擇的輸入-輸出(I/O)驅(qū)動器電路的示意性框圖;圖9是根據(jù)本發(fā)明的教示的可編程恒定電流吸收器或源的示意性框圖;圖10是根據(jù)本發(fā)明的教示的可編程恒定電流吸收器的詳細示意圖;及圖11是根據(jù)本發(fā)明的教示的另一可編程恒定電流吸收器的示意圖。雖然本發(fā)明易于作出各種修改及替代形式,但在圖式中是顯示并在本文中詳細描述其具體實例性實施例。然而,應理解,本文對具體實例性實施例的說明并非打算將本發(fā)明限制于本文中所揭示的特定形式,而是相反,本發(fā)明打算涵蓋所附權(quán)利要求書所界定的所有修改及等效形式。
具體實施例方式現(xiàn)在參照圖式,其示意性地圖解說明具體實例性實施例的細節(jié)。圖式中,相同的元件將由相同的編號表示,且類似的元件將由帶有不同小寫字母后綴的相同編號表示。參照圖1,其描繪具有用于從發(fā)光二極管(LED)吸收電流的驅(qū)動器電路的現(xiàn)有技術(shù)數(shù)字裝置的示意性框圖。LED 106耦合到供應電壓Vdd且經(jīng)由電流限制電阻器104耦合到數(shù)字裝置102a的輸出。每當數(shù)字裝置102a的所述輸出變?yōu)檫壿嫷蜁r,電流流過LED 106 且產(chǎn)生光,其中所述電流由電阻器104限制。當數(shù)字裝置102a的所述輸出變?yōu)檫壿嫺邥r, 大致無電流流過LED 106且不產(chǎn)生光。電流限制電阻器104添加需要控制LED的產(chǎn)品的成本及復雜性。參照圖2,其描繪具有用于給LED供應電流的驅(qū)動器電路的現(xiàn)有技術(shù)數(shù)字裝置的示意性框圖。LED 106經(jīng)由電流限制電阻器104耦合到數(shù)字裝置102b的輸出且耦合到共用電源Vss。每當數(shù)字裝置102b的所述輸出變?yōu)檫壿嫺邥r,電流流過LED 106且產(chǎn)生光,其中所述電流由電阻器104限制。當數(shù)字裝置102b的所述輸出變?yōu)檫壿嫷蜁r,大致無電流流過 LED 106且不產(chǎn)生光。電流限制電阻器104添加需要控制LED的產(chǎn)品的成本及復雜性。參照圖3,其描繪根據(jù)本發(fā)明的教示的具有以恒定電流值從LED吸收電流的驅(qū)動器電路的數(shù)字裝置的示意性框圖。LED 106耦合到供應電壓Vdd且耦合到數(shù)字裝置(例如, 數(shù)字裝置202a)的輸出。每當數(shù)字裝置202a的所述輸出變?yōu)檫壿嫷蜁r,電流流過LED 106 且產(chǎn)生光,其中所述電流由數(shù)字裝置202a內(nèi)的電流限制電路限制。當數(shù)字裝置202a的所述輸出變?yōu)檫壿嫺邥r,大致無電流流過LED 106且不產(chǎn)生光。在LED106與數(shù)字裝置202a 的所述輸出之間不需要外部電流限制電阻器降低了需要控制LED的產(chǎn)品的成本及復雜性。參照圖4,其描繪根據(jù)本發(fā)明的教示的具有以恒定電流值給LED供應電流的驅(qū)動器電路的數(shù)字裝置的示意性框圖。LED 106耦合到數(shù)字裝置(例如,數(shù)字裝置202b)的輸出且耦合到共用電源Vss。每當數(shù)字裝置202b的所述輸出變?yōu)檫壿嫺邥r,電流流過LED 106 且產(chǎn)生光,其中所述電流由數(shù)字裝置202b內(nèi)的電流限制電路限制。當數(shù)字裝置202b的所述輸出變?yōu)檫壿嫷蜁r,大致無電流流過LED 106且不產(chǎn)生光。在LED106與數(shù)字裝置202b 的所述輸出之間不需要外部電流限制電阻器降低了需要控制LED的產(chǎn)品的成本及復雜性。參照圖5,其描繪根據(jù)本發(fā)明的具體實例性實施例的以可編程恒定電流從LED吸收電流的LED驅(qū)動器電路的示意性框圖。數(shù)字裝置(例如,微控制器)(圖3)的輸入-輸出節(jié)點(I/O) 504耦合到開關(guān)506,開關(guān)506耦合到可編程恒定電流吸收器514。當LED 106 耦合到I/O節(jié)點504時(如圖3中所示),電流將流過LED 106及開關(guān)506 (當閉合時),其由可編程恒定電流吸收器514確定??蓪⒑愣娏髦翟O定為(舉例來說但不限于)從約五 (5)mA到約25mA??赏ㄟ^到可編程恒定電流吸收器514的電流設定信號來確定對恒定電流值的選擇。任選地,可使用接收器560來在I/O節(jié)點504用作輸入及/或輸出節(jié)點時確定其處的邏輯電平。參照圖6,其描繪根據(jù)本發(fā)明的另一具體實例性實施例的以可編程恒定電流給 LED供應電流的LED驅(qū)動器電路的示意性框圖。數(shù)字裝置(例如,微控制器)的輸入-輸出節(jié)點(I/O) 604耦合到開關(guān)606 (圖4),開關(guān)604耦合到可編程恒定電流吸收器614。當 LED 106耦合到I/O節(jié)點604時(如圖4中所示),電流將從可編程恒定電流源614流過LED 106及開關(guān)606 (當閉合時),其由可編程恒定電流吸收器614確定。可將恒定電流值設定為(舉例來說但不限于)從約五(5)mA到約25mA??赏ㄟ^到可編程恒定電流源614的電流設定信號來確定對恒定電流值的選擇。任選地,可使用接收器660來在I/O節(jié)點604用作輸入及/或輸出節(jié)點時確定其處的邏輯電平。參照圖7,其描繪根據(jù)本發(fā)明的又一具體實例性實施例的可在以可編程恒定電流從LED吸收電流或作為標準圖騰柱主動輸出驅(qū)動器之間選擇的輸入-輸出(I/O)驅(qū)動器電路的示意性框圖??墒褂枚嗦窂陀闷?06及710來在可編程恒定電流吸收器712與低側(cè)驅(qū)動電路708 (例如,匪OS場效應晶體管(FET))之間切換。高側(cè)驅(qū)動電路702 (例如,NMOS FET)將I/O節(jié)點704拉到大致電源電壓Vdd??赏ㄟ^用于在可編程恒定電流吸收器712與低側(cè)驅(qū)動電路708之間進行選擇的電流限制啟用信號來控制多路復用器706及710??蓪?I/O節(jié)點704的配置(例如,電流限制或非電流限制)、電流限制值等存儲于配置寄存器758 中。配置寄存器758可以是易失性存儲器(例如,隨機存取存儲器(RAM))或非易失性存儲器(例如,可編程只讀存儲器、快閃存儲器等)。舉例來說,當在I/O節(jié)點704處需要邏輯高時,啟用高側(cè)驅(qū)動器電路702,多路復用器706及710選擇低側(cè)驅(qū)動器電路708,且停用低側(cè)驅(qū)動器電路708。當在I/O節(jié)點704處需要邏輯低而不需要電流限制時,停用高側(cè)驅(qū)動器電路702,多路復用器706及710選擇低側(cè)驅(qū)動器電路708,且啟用低側(cè)驅(qū)動器電路708。當在I/O節(jié)點704處需要邏輯低(例如, LED 106接通)與電流限制時,停用高側(cè)驅(qū)動器電路702且多路復用器706及710選擇可編程恒定電流吸收器712,從而將穿過I/O節(jié)點704的電流限制到選定電流值。任選地,可使用接收器760來在I/O節(jié)點704用作輸入及/或輸出節(jié)點時確定其處的邏輯電平。參照圖8,其描繪根據(jù)本發(fā)明的再一具體實例性實施例的可在以可編程恒定電流給LED供應電流或作為標準圖騰柱主動輸出驅(qū)動器之間選擇的輸入-輸出(I/O)驅(qū)動器電路的示意性框圖??墒褂枚嗦窂陀闷?06及810來在可編程恒定電流源812與高側(cè)驅(qū)動電路802(例如,PMOS場效應晶體管(FET))之間切換。低側(cè)驅(qū)動電路808將I/O節(jié)點804拉到大致共用電源Vss。可通過用于在可編程恒定電流源812與高側(cè)驅(qū)動電路802之間進行選擇的電流限制啟用信號來控制多路復用器806及810。可將I/O節(jié)點804的配置(例如, 電流限制或非電流限制)、電流限制值等存儲于配置寄存器858中。配置寄存器858可以是易失性存儲器(例如,隨機存取存儲器(RAM))或非易失性存儲器(例如,可編程只讀存儲器、快閃存儲器等)。舉例來說,當在I/O節(jié)點804處需要邏輯低時,低側(cè)驅(qū)動器32選擇可編程恒定電流源812,借此將穿過I/O節(jié)點804的電流限制到選定電流值。任選地,可使用接收器860 來在I/O節(jié)點804用作輸入及/或輸出節(jié)點時確定其處的邏輯電平。參照圖9,其描繪根據(jù)本發(fā)明的教示的可編程恒定電流吸收器或源的示意性框圖。 可接通或關(guān)斷多個單元恒定電流塊918中的每一者,其中所述多個恒定電流塊918a到918η 中被接通的組合確定被允許進入I/O節(jié)點904中的恒定電流值??膳c所述多個單元恒定電流塊918組合使用參考924,以便針對所述多個恒定電流塊918中的每一者維持特定恒定電流??墒褂瞄_關(guān)916來將所述多個單元恒定電流塊918從I/O節(jié)點904切斷。參照圖10,其描繪根據(jù)本發(fā)明的教示的可編程恒定電流吸收器的詳細示意圖。使用晶體管1054及恒定電流源1056來產(chǎn)生控制流過多個晶體管1018中的每一者的電流量的電壓控制信號。開關(guān)對1050與1052中的每一者選擇性地啟用或停用所述多個晶體管 1018中的相應者??赏ㄟ^借助相應開關(guān)對1050與1052啟用及停用適當數(shù)目個所述多個晶體管1018來編程將傳遞到I/O節(jié)點1004中的恒定電流值。參照圖11,其描繪根據(jù)本發(fā)明的教示的另一可編程恒定電流吸收器的示意圖, NMOS FET 1160耦合在I/O節(jié)點1104與共用電源Vss之間。可通過FET 1160的柵極上的電壓來確定流過NMOS FET 1160的電流的值。通過改變此電壓,可改變所述電流值。可與放大器1162組合使用可編程電壓參考1164來產(chǎn)生FET 1160的柵極處的控制電壓。雖然已參照本發(fā)明的實例性實施例來描繪、描述及界定本發(fā)明的實施例,但此參照并不意味著限制本發(fā)明,且不應推斷出存在此限制。所揭示的標的物能夠在形式及功能上具有大量修改、更改及等效形式,所屬領(lǐng)域的技術(shù)人員根據(jù)本發(fā)明將會聯(lián)想到這些修改、 更改及等效形式并受益于本發(fā)明。所描繪及描述的本發(fā)明的實施例僅作為實例,而并非是對本發(fā)明范圍的窮盡性說明。
權(quán)利要求
1.一種具有受電流限制的節(jié)點的集成電路數(shù)字裝置,其包含節(jié)點;及可編程恒定電流電路,其耦合到所述節(jié)點,其中所述可編程恒定電流電路將穿過所述節(jié)點的電流量限制到被編程到所述可編程恒定電流電路中的電流值。
2.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述可編程恒定電流電路從所述節(jié)點吸收電流。
3.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述可編程恒定電流電路向所述節(jié)點供應電流。
4.根據(jù)權(quán)利要求1所述的集成電路裝置,其進一步包含所述節(jié)點與所述可編程恒定電流電路之間的開關(guān),其中當所述開關(guān)閉合時,所述可編程恒定電流電路耦合到所述節(jié)點,且當所述開關(guān)斷開時,所述可編程恒定電流電路從所述節(jié)點解耦。
5.根據(jù)權(quán)利要求1所述的集成電路裝置,其進一步包含用于從所述節(jié)點接收邏輯電平的接收器。
6.根據(jù)權(quán)利要求1所述的集成電路裝置,其進一步包含耦合到所述可編程恒定電流電路且存儲所述電流值的配置寄存器。
7.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述配置寄存器為易失性存儲器。
8.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述配置寄存器為非易失性存儲器。
9.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述可編程恒定電流電路包含針對所述電流值可選擇地并聯(lián)耦合的多個恒定電流電路。
10.根據(jù)權(quán)利要求9所述的集成電路裝置,其中所述多個恒定電流電路耦合到電壓參考。
11.根據(jù)權(quán)利要求10所述的集成電路裝置,其中所述電壓參考是可編程的。
12.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述可編程恒定電流電路從約五(5)毫安(mA)到約25mA可編程。
13.根據(jù)權(quán)利要求1所述的集成電路裝置,其中所述節(jié)點耦合到發(fā)光二極管(LED)且所述可編程恒定電流電路將穿過所述LED的電流調(diào)節(jié)到所述電流值。
14.一種具有受電流限制的輸出節(jié)點的集成電路數(shù)字裝置,其包含輸出節(jié)點;高側(cè)驅(qū)動電路,其耦合在所述輸出節(jié)點與電源電壓之間;第一多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到所述輸出節(jié)點及所述高側(cè)驅(qū)動電路;第二多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到共用電源;可編程恒定電流電路,其耦合在所述第一多路復用器的所述第二節(jié)點與所述第二多路復用器的所述第二節(jié)點之間,其中所述可編程恒定電流電路將穿過其的電流限制到被編程到所述可編程恒定電流電路中的電流值;及低側(cè)驅(qū)動電路,其耦合在所述第一與第二多路復用器的所述第三節(jié)點之間;其中當所述第一及第二多路復用器的所述第一與第二節(jié)點耦合在一起時,所述可編程恒定電流電路將去往所述輸出節(jié)點中的電流限制到所述電流值,且當所述第一及第二多路復用器的所述第一與第三節(jié)點耦合在一起時,所述低側(cè)驅(qū)動電路在不限制到其的電流的情況下將所述輸出節(jié)點耦合到大致所述共用電源。
15.根據(jù)權(quán)利要求14所述的集成電路裝置,其進一步包含用于從所述輸出節(jié)點接收邏輯電平的接收器。
16.根據(jù)權(quán)利要求14所述的集成電路裝置,其進一步包含耦合到所述可編程恒定電流電路且存儲所述電流值的配置寄存器。
17.根據(jù)權(quán)利要求14所述的集成電路裝置,其中所述可編程恒定電流電路從約五(5) 毫安(mA)到約25mA可編程。
18.根據(jù)權(quán)利要求14所述的集成電路裝置,其中所述節(jié)點耦合到發(fā)光二極管(LED)且所述可編程恒定電流電路將穿過所述LED的電流調(diào)節(jié)到所述電流值。
19.一種具有受電流限制的輸出節(jié)點的集成電路數(shù)字裝置,其包含輸出節(jié)點;低側(cè)驅(qū)動電路,其耦合在所述輸出節(jié)點與共用電源之間;第一多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到電源電壓;第二多路復用器,其具有第一、第二及第三節(jié)點以及用于選擇性地將所述第一節(jié)點耦合到所述第二節(jié)點或選擇性地將所述第一節(jié)點耦合到所述第三節(jié)點的控制輸入,其中所述第一節(jié)點耦合到所述輸出節(jié)點及所述低側(cè)驅(qū)動電路;可編程恒定電流電路,其耦合在所述第一多路復用器的所述第二節(jié)點與所述第二多路復用器的所述第二節(jié)點之間,其中所述可編程恒定電流電路將穿過其的電流限制到被編程到所述可編程恒定電流電路中的電流值;及高側(cè)驅(qū)動電路,其耦合在所述第一與第二多路復用器的所述第三節(jié)點之間;其中當所述第一及第二多路復用器的所述第一與第二節(jié)點耦合在一起時,所述可編程恒定電流電路將來自所述輸出節(jié)點的電流限制到所述電流值,且當所述第一及第二多路復用器的所述第一與第三節(jié)點耦合在一起時,所述高側(cè)驅(qū)動電路在不限制到其的電流的情況下將所述輸出節(jié)點耦合到大致所述電源電壓。
20.根據(jù)權(quán)利要求19所述的集成電路裝置,其進一步包含用于從所述輸出節(jié)點接收邏輯電平的接收器。
21.根據(jù)權(quán)利要求19所述的集成電路裝置,其進一步包含耦合到所述可編程恒定電流電路且存儲所述電流值的配置寄存器。
22.根據(jù)權(quán)利要求19所述的集成電路裝置,其中所述可編程恒定電流電路從約五(5) 毫安(mA)到約25mA可編程。
23.根據(jù)權(quán)利要求19所述的集成電路裝置,其中所述節(jié)點耦合到發(fā)光二極管(LED)且所述可編程恒定電流電路將穿過所述LED的電流調(diào)節(jié)到所述電流值。
全文摘要
一種恒定電流輸出吸收器或源消除用于發(fā)光二極管(LED)的電流限制串聯(lián)電阻器且針對數(shù)字裝置的所有操作及制造變量維持來自所述LED的恒定光強度,因為穿過所述LED的電流被維持在恒定值。所述恒定電流輸出吸收器或源可以是可編程的以從多個可用恒定電流值中選擇一恒定電流值。
文檔編號H05B33/08GK102246593SQ200980149570
公開日2011年11月16日 申請日期2009年12月11日 優(yōu)先權(quán)日2008年12月12日
發(fā)明者蘭迪·亞奇, 沃德·R·布朗 申請人:密克羅奇普技術(shù)公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1