修正cmos圖像傳感器時序邏輯的方法
【專利摘要】本發(fā)明公開一種修正CMOS圖像傳感器時序邏輯的方法,其特征在于,該方法包括如下步驟:采用一個counter計數(shù)的方式進(jìn)行實現(xiàn),首先將counter計數(shù)器的起點設(shè)置為時序的起點;然后,當(dāng)counter進(jìn)行計數(shù)時將counter計數(shù)的值與各個register進(jìn)行比較P(0?8),當(dāng)counter的值與register值相等時,改變對應(yīng)的時序電路。本發(fā)明采用修正時序電路中counter計數(shù)方式保證了設(shè)計的靈活性,易用性;采用該時序電路結(jié)構(gòu)可以簡單的移植到不同項目中,降低在項目的移植風(fēng)險。
【專利說明】
修正CMOS圖像傳感器時序邏輯的方法
技術(shù)領(lǐng)域
[0001]本發(fā)明屬于圖像傳感器時序電路結(jié)構(gòu)的技術(shù)領(lǐng)域,具體地說,是涉及一種修正CMOS圖像傳感器時序邏輯的方法。
【背景技術(shù)】
[0002 ] CMOS圖像傳感器的感光部分是由像素以及模擬讀出電路構(gòu)成,一個標(biāo)準(zhǔn)的4T結(jié)構(gòu)如圖1所示。光電二極管由模擬讀出電路控制其工作方式進(jìn)而進(jìn)行圖像的采集以及傳輸,該結(jié)構(gòu)采用的時序電路進(jìn)行控制,在不同的項目中,由于模擬電路結(jié)構(gòu)的偏差以及時序邏輯的需求不同,進(jìn)而需要的時序邏輯也不盡相同。一種最基本的讀出時序如圖2所示,首先CMOS圖像傳感器打開rst信號進(jìn)行復(fù)位,而后通過ADC對復(fù)位信息進(jìn)行量化,量化完成后,通過開啟tx管讀取CMOS圖像傳感器中二極管的積分信號,最后將積分信號通過ADC量化,并減去復(fù)位?目號,完成?目號讀取。
[0003]目前廣泛采用的時序電路結(jié)構(gòu)設(shè)計原理:該技術(shù)方案采用多個counter對相鄰的時序邊沿起始點進(jìn)行計數(shù),當(dāng)counter的值與對應(yīng)的register—致時開始接下來的時序計數(shù)。如圖3所示,當(dāng)row_sel改變時開始計數(shù),當(dāng)CntO與電路中對應(yīng)register PO的值相等時,將rst拉起。但在CMOS圖像傳感器實際工作過程中,上述時序電路由于設(shè)計的相對位置固定,會造成調(diào)試過程中無法靈活的調(diào)整時序邏輯。例如該電路無法實現(xiàn)tx的上升沿挪到ADC第一個下降沿之前。因此對于不同需求的電路結(jié)構(gòu)無法實現(xiàn)簡單移植。其次上述電路在實現(xiàn)過程中需要多個counter或是多個狀態(tài)機進(jìn)行設(shè)計,提升了電路結(jié)構(gòu)的復(fù)雜程度,增大了芯片設(shè)計風(fēng)險,圖4為采用該設(shè)計方案的芯片結(jié)構(gòu)。
【發(fā)明內(nèi)容】
[0004]本發(fā)明提供一種修正CMOS圖像傳感器時序邏輯的方法,以解決目前在CMOS圖像傳感器時序設(shè)計過程中,由于實現(xiàn)過程中將相對位置固定,而造成的在不同項目的時序移植過程中無法靈活的調(diào)整時序的技術(shù)問題。
[0005]本發(fā)明的技術(shù)方案:一種修正CMOS圖像傳感器時序邏輯的方法,其特征在于,該方法包括如下步驟:采用一個counter計數(shù)的方式進(jìn)行實現(xiàn),首先將counter計數(shù)器的起點設(shè)置為時序的起點;當(dāng)counter進(jìn)行計數(shù)時將counter計數(shù)的值與各個register進(jìn)行比較P(0-8),當(dāng)counter的值與register值相等時,改變對應(yīng)的時序電路。
[0006]例如Cnt = PO時,將rst信號的值置為I。
[0007]采用本發(fā)明的技術(shù)方案的電路結(jié)構(gòu)如圖6所示,通過將原始的多個cnt計數(shù)器改變?yōu)橐粋€計數(shù)器進(jìn)行計數(shù),當(dāng)計數(shù)起始條件觸發(fā)時開始計數(shù),在計數(shù)的過程中,通過數(shù)據(jù)選擇器MUX與寄存器PO—P8的值進(jìn)行比較,當(dāng)比較成立時,產(chǎn)生對應(yīng)的PO信號驅(qū)動信號產(chǎn)生器,從而實現(xiàn)時序邏輯,其時序為圖5所示。
[0008]圖4為現(xiàn)有技術(shù)方案的芯片結(jié)構(gòu),該方案采用cnt(0-8)作為信號產(chǎn)生器的輸入信號,當(dāng)時序起始條件觸發(fā)時,將按照順序由cntO到cnt8進(jìn)行計數(shù),例如cntO計數(shù)完成后,即等于寄存器PO,開始cnt I的計數(shù),以此類推,最終將觸發(fā)條件給予信號產(chǎn)生器產(chǎn)生信號。
[0009]有益效果:
[0010]1、本發(fā)明提出了一種靈活簡單的通用時序電路結(jié)構(gòu),采用修正時序電路中counter計數(shù)方式保證了設(shè)計的靈活性,易用性;采用該時序電路結(jié)構(gòu)可以簡單的移植到不同項目中,降低在項目的移植風(fēng)險。
[0011]2、本發(fā)明采用一種新型的時序設(shè)計電路結(jié)構(gòu),將原本相對位置固定的設(shè)計方式,改為靈活通用的時序電路結(jié)構(gòu),進(jìn)而降低時序電路在不同項目中的移植風(fēng)險。
[0012]3、本發(fā)明的時序電路的實現(xiàn)方式可以帶來兩個好處,首先采用該電路結(jié)構(gòu),各個時序沒有相對的固定關(guān)系,可以根據(jù)在不同項目中不同需求靈活實現(xiàn);其次,采用一個counter進(jìn)行計數(shù)對比,將降低電路的復(fù)雜程度,降低移植時帶來的修改風(fēng)險。
【附圖說明】
[0013]圖1為4T像素的電路結(jié)構(gòu)圖;
[0014]圖2為4T像素結(jié)構(gòu)的工作時序圖;
[0015]圖3為圖像傳感器的傳統(tǒng)邏輯;
[0016]圖4為傳統(tǒng)圖像傳感器讀出電路結(jié)構(gòu)。
[0017]圖5為修正后的時序設(shè)計方案。
[0018]圖6為修正后的圖像傳感器讀出電路結(jié)構(gòu)。
【具體實施方式】
[0019]下面結(jié)合附圖和實施例對本發(fā)明作進(jìn)一步的說明。
[0020]實施例:一種修正CMOS圖像傳感器時序邏輯的方法,其特征在于,該方法包括如下步驟:采用一個counter計數(shù)的方式進(jìn)行實現(xiàn),首先將counter計數(shù)器的起點設(shè)置為時序的起點;當(dāng)counter進(jìn)行計數(shù)時將counter計數(shù)的值與各個register進(jìn)行比較P(0-8),當(dāng)counter的值與register值相等時,改變對應(yīng)的時序電路。
[0021]例如Cnt = PO時,將rst信號的值置為I。
[0022]采用本發(fā)明的技術(shù)方案的電路結(jié)構(gòu)如圖6所示,通過將原始的多個cnt計數(shù)器改變?yōu)橐粋€計數(shù)器進(jìn)行計數(shù),當(dāng)計數(shù)起始條件觸發(fā)時開始計數(shù),在計數(shù)的過程中,通過數(shù)據(jù)選擇器MUX與寄存器PO—P8的值進(jìn)行比較,當(dāng)比較成立時,產(chǎn)生對應(yīng)的PO信號驅(qū)動信號產(chǎn)生器,從而實現(xiàn)時序邏輯,其時序圖如為圖5所示。
[0023]圖4為現(xiàn)有技術(shù)方案的芯片結(jié)構(gòu),該方案采用cnt(0-8)作為信號產(chǎn)生器的輸入信號,當(dāng)時序起始條件觸發(fā)時,將按照順序由cntO到cnt8進(jìn)行計數(shù),例如cntO計數(shù)完成后,即等于寄存器PO,開始cnt I的計數(shù),以此類推。最終將觸發(fā)條件給予信號產(chǎn)生器產(chǎn)生信號。
[0024]以上詳細(xì)描述了本發(fā)明的較佳具體實施例。應(yīng)當(dāng)理解,本領(lǐng)域的普通技術(shù)人員無需創(chuàng)造性勞動就可以根據(jù)本發(fā)明的構(gòu)思作出諸多修改和變化。因此,凡本技術(shù)領(lǐng)域中技術(shù)人員依本發(fā)明的構(gòu)思在現(xiàn)有技術(shù)的基礎(chǔ)上通過邏輯分析、推理或者有限的實驗可以得到的技術(shù)方案,皆應(yīng)在由權(quán)利要求書所確定的保護范圍內(nèi)。
【主權(quán)項】
1.修正CMOS圖像傳感器時序邏輯的方法,其特征在于,該方法包括如下步驟:采用一個counter計數(shù)的方式進(jìn)行實現(xiàn),首先將counter計數(shù)器的起點設(shè)置為時序的起點;然后,當(dāng)counter進(jìn)行計數(shù)時將counter計數(shù)的值與各個register進(jìn)行比較P(0-8),當(dāng)counter的值與regi s ter值相等時,改變對應(yīng)的時序電路。2.如權(quán)利要求1所述的修正CMOS圖像傳感器時序邏輯的方法,其特征在于,所述方法是通過將原始的多個cnt計數(shù)器改變?yōu)橐粋€計數(shù)器進(jìn)行計數(shù),當(dāng)計數(shù)起始條件觸發(fā)時開始計數(shù),在計數(shù)的過程中,通過數(shù)據(jù)選擇器MUX與寄存器P0-P8的值進(jìn)行比較,當(dāng)比較成立時,產(chǎn)生對應(yīng)的PO信號驅(qū)動信號產(chǎn)生器,從而實現(xiàn)時序邏輯。
【文檔編號】H04N5/374GK105959599SQ201610443807
【公開日】2016年9月21日
【申請日】2016年6月16日
【發(fā)明人】鐘晨峰
【申請人】天津安泰微電子技術(shù)有限公司