一種多路e1解幀系統(tǒng)的制作方法
【專利摘要】本發(fā)明涉及一種通信領(lǐng)域,特別涉及一種多路E1解幀系統(tǒng),包括多路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和E1解幀器模塊;其中多路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與E1解幀器模塊的一端相連;E1解幀器模塊的另一端與下位器件相連;將多路E1解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)E1解幀器,就可進(jìn)行E1解幀恢復(fù),重組成多路E1數(shù)據(jù),避免傳統(tǒng)每路E1都需要一個(gè)獨(dú)立解幀器,大大節(jié)約E1解幀器所需邏輯單元。
【專利說明】一種多路E1解巾貞系統(tǒng)
[0001]
【技術(shù)領(lǐng)域】
本發(fā)明涉及一種通信領(lǐng)域,特別涉及一種多路El解幀系統(tǒng)。
【背景技術(shù)】
[0002]在數(shù)據(jù)通信領(lǐng)域,El信號(hào)成幀和解幀是最基本的幀處理,按照G.704,每基本幀由32個(gè)路時(shí)隙(ts0-ts31)組成,每個(gè)路時(shí)隙由Sbit碼組成,基本幀幀頻為8000幀/秒,SP
2.048Mbit/s數(shù)據(jù)按固定幀結(jié)構(gòu)進(jìn)行組幀發(fā)送,收幀解幀。
[0003]根據(jù)《E1成/解幀器的設(shè)計(jì)》(湖南大學(xué)物理與微電子科學(xué)學(xué)院,李鵬程,顏永紅,帥金曉,郭友洪)El成/解巾貞器包括el_framer, el_deframer, elpi三個(gè)模塊,el_framer模塊對(duì)發(fā)送的數(shù)據(jù)組成符合G.704協(xié)議規(guī)定的El幀結(jié)構(gòu);模塊對(duì)接收到的數(shù)據(jù)進(jìn)行解幀,即對(duì)幀組成部分的進(jìn)行分離并加以解釋;elpi模塊負(fù)責(zé)將數(shù)據(jù)發(fā)送到線路側(cè)同時(shí)從線路上接收數(shù)據(jù),這其中包括對(duì)數(shù)據(jù)進(jìn)行檢測(cè)、從數(shù)據(jù)中恢復(fù)出時(shí)鐘(收方向)、進(jìn)行碼型的轉(zhuǎn)換(hdb3編解碼)、對(duì)編碼違例進(jìn)行檢查。
[0004]El成/解幀器較詳細(xì)介紹了單路El成幀解幀方法和過程,但在實(shí)際應(yīng)用中,El收發(fā)路往往比較多,我們常用16路El收發(fā),如果采用單路獨(dú)立處理方法,將需要大量邏輯資源,為節(jié)約邏輯資源,本發(fā)明采用多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,這樣就大大節(jié)約El解幀器所需邏輯單元。
【發(fā)明內(nèi)容】
[0005]本發(fā)明的目的在于克服現(xiàn)有技術(shù)中所存在的上述不足,提供一種多路El解幀系統(tǒng)。將多路El解幀數(shù)據(jù)經(jīng)多路復(fù)用器組裝成串行數(shù)據(jù)流,只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)解幀系統(tǒng)中每路El都需要一個(gè)獨(dú)立解幀器的問題,大大節(jié)約El解幀器所需的邏輯單元。
[0006]為了實(shí)現(xiàn)上述發(fā)明目的,本發(fā)明提供了以下技術(shù)方案:
一種多路El解幀系統(tǒng),包括多路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊;其中每路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位器件相連。
[0007]根據(jù)系統(tǒng)包含的El信號(hào)通道數(shù),包含1、2、4、8、16或32個(gè)的HDB3解碼模塊,其中所述HDB3解碼模塊分別與多路復(fù)用器MUX模塊相連。
[0008]進(jìn)一步的,所述HDB3解碼模塊,包含HDB3解碼器、cv_check模塊、Los_det模塊和ais_det模塊;其中HDB3解碼器與cv_check模塊、Los_det模塊和ais_det模塊分別相連;本系統(tǒng)基于HDB3碼,HDB3碼是一種AMI碼的改進(jìn)型,不僅克服了當(dāng)AMI碼中出現(xiàn)連“O”碼定時(shí)檢測(cè)困難的缺點(diǎn),而且具有頻譜能量主要集中在基波頻率以下,占用頻帶較窄的優(yōu)點(diǎn)。
[0009]工作中,每路E1信號(hào)經(jīng)HDB3解碼模塊解碼后,分別由c^check模塊檢測(cè)出編碼違例告警,由LoS_det模塊檢測(cè)出信號(hào)丟失(Los)告警,由ais_det模塊檢測(cè)出全“l(fā)”(ais)告警;并將上述違例告警信號(hào)、丟失告警信號(hào)Los、和全“I”告警信號(hào)(ais)直接送告警處理。
[0010]進(jìn)一步的,所述HDB3解碼模塊,還包含Clk-recovery模塊,所述Clk_recovery模塊用于以恢復(fù)時(shí)鐘El_clk_2M上升沿,進(jìn)而生成每路的恢復(fù)時(shí)鐘使能El_clk_2M_en,完成HDB3自適應(yīng)時(shí)鐘恢復(fù),恢復(fù)出本路El 2.048 MHz時(shí)鐘。
[0011]本一種多路El解幀系統(tǒng)的工作過程以下步驟:
(1)將每路El信號(hào)分別輸入到對(duì)應(yīng)的HBD3模塊中;
(2)每路El經(jīng)HDB3解碼模塊解碼,恢復(fù)出El數(shù)據(jù);檢測(cè)出全“I”告警信號(hào)Ais、丟失告警信號(hào)Los、違例告警信號(hào)Cv_err等,直接輸入下位器件進(jìn)行處理;
(3)多路復(fù)用器MUX模塊,按通道對(duì)El信號(hào)進(jìn)行循環(huán)采樣,生成多路El_data串行數(shù)據(jù)流,并將所述El_data串行數(shù)據(jù)流寫入FIFO中;
(4)El解幀器模塊從FIFO讀取數(shù)據(jù)進(jìn)行解幀處理,分別檢測(cè)出L0F、L0M、FAS-ERR、CRC-ERR告警和通道El_data的數(shù)據(jù)輸出到下位器件中。
[0012]本系統(tǒng)將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元。
[0013]進(jìn)一步的,本系統(tǒng)中對(duì)HDB3解碼模塊恢復(fù)出的El數(shù)據(jù),進(jìn)行按通道高速循環(huán)采樣:
進(jìn)一步的,本系統(tǒng)中采用高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào),恢復(fù)出每路El時(shí)鐘El_clk_2M和每路El數(shù)據(jù)El_data。
[0014]優(yōu)選的,本系統(tǒng)包括16路EI信號(hào)。當(dāng)系統(tǒng)包括16路EI信號(hào)時(shí),采用一個(gè)81.92MHz高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào)恢復(fù)出每路El時(shí)鐘El_clk_2M和每路El數(shù)據(jù)El_data。
[0015]進(jìn)一步的,當(dāng)系統(tǒng)包括16路El信號(hào)時(shí),所述FIFO選用32*5bit,其中4bit端口號(hào)+1位數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0016]優(yōu)選的,本系統(tǒng)包括32路El信號(hào)。當(dāng)系統(tǒng)包括32路El信號(hào),采用一個(gè)163.84MHZ高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào),恢復(fù)出每路El時(shí)鐘El_clk_2M和每路El數(shù)據(jù)El_data。
[0017]進(jìn)一步的,當(dāng)系統(tǒng)包括32路El信號(hào)時(shí),所述FIFO選用32*6bit,其中5bit端口號(hào)+1位數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0018]進(jìn)一步的,所述多路復(fù)用器MUX模塊,所采用的復(fù)用時(shí)鐘與通道El采樣時(shí)鐘相同;周期循環(huán)復(fù)用每路El的數(shù)據(jù)El_data,加入每路El端口號(hào),形成多通道的串行數(shù)據(jù)流送入FIFO。
[0019]進(jìn)一步的,所述多路復(fù)用器MUX模塊將生成的多通道串行數(shù)據(jù)流送循環(huán)寫入FIFO中。
[0020]進(jìn)一步的,工作時(shí),F(xiàn)IFO下位的El解幀器模塊周期讀取FIFO中所存儲(chǔ)的數(shù)據(jù);E1解幀器模塊讀取周期的選擇根據(jù)系統(tǒng)選用的El信號(hào)的路數(shù)而設(shè)定。
[0021]進(jìn)一步的,El解幀器模塊周期讀取FIFO數(shù)據(jù),根據(jù)數(shù)據(jù)端口號(hào),取出解幀器RAM塊中的數(shù)據(jù),放入共用移位寄存器Shift_reg,數(shù)據(jù)移位,移位后數(shù)據(jù)寫回到原來RAM中,RAM中存放每個(gè)通道端口號(hào)、數(shù)據(jù)、時(shí)隙計(jì)數(shù)(ts_cnt),基本巾貞計(jì)數(shù)(bf_cnt),復(fù)巾貞計(jì)數(shù)(mf_cnt),位計(jì)數(shù)(bit_cnt),CRC 計(jì)數(shù)(crc_cnt)。解幀器輸出 LOF、LOM、FAS_ERR、CRC_ERR 告警、端口及端口解幀數(shù)據(jù)。解幀器利用RAM來存放所有通道臨時(shí)數(shù)據(jù),這樣其它部分可以共用,實(shí)現(xiàn)邏輯資源的充分利用。
[0022]進(jìn)一步的,解幀數(shù)據(jù)RAM按Byte和通道輸出到數(shù)據(jù)緩存中。
[0023]與現(xiàn)有技術(shù)相比,本發(fā)明的有益效果:現(xiàn)有技術(shù)中的El解幀設(shè)計(jì)都是每一路El信號(hào)對(duì)應(yīng)一套解幀系統(tǒng),即每一路的El信號(hào)需要包含一個(gè)獨(dú)立的FIFO和一個(gè)El解幀器模塊,這樣以16路El信號(hào)為例,就至少需要El解幀器模塊,而32路El信號(hào)就需要32個(gè)El解幀器模塊,隨著系統(tǒng)El信號(hào)通道的增加,所需要的解幀器規(guī)模也越來越龐大,而這些龐大的解幀器所需要的邏輯單元也大大的增加(通常這些解幀器功能都是由FPGA實(shí)現(xiàn)的,解幀器越多,所需要的FPGA內(nèi)部的邏輯單元就越多)。
[0024]本發(fā)明提供一種多路El解幀系統(tǒng),結(jié)構(gòu)包括多路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊;其中多路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位器件相連;將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元,為基于El信號(hào)通信的帶寬擴(kuò)展和通信提速提供了十分有效的新途徑,可應(yīng)用于各種基于El信號(hào)的通信系統(tǒng)中。
[0025]【專利附圖】
【附圖說明】:
圖1為本多路El解巾貞系統(tǒng)結(jié)構(gòu)意圖。
[0026]圖2為HDB3解碼模塊結(jié)構(gòu)示意圖。
[0027]圖3為本多路El解幀系統(tǒng)方法流程示意圖。
[0028]圖4為實(shí)施例1結(jié)構(gòu)示意圖。
[0029]圖5為實(shí)施例2結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0030]下面結(jié)合試驗(yàn)例及【具體實(shí)施方式】對(duì)本發(fā)明作進(jìn)一步的詳細(xì)描述。但不應(yīng)將此理解為本發(fā)明上述主題的范圍僅限于以下的實(shí)施例,凡基于本
【發(fā)明內(nèi)容】
所實(shí)現(xiàn)的技術(shù)均屬于本發(fā)明的范圍。
[0031]本發(fā)明的目的在于克服現(xiàn)有技術(shù)中所存在的上述不足,提供一種多路El解幀系統(tǒng),將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元。
[0032]為了實(shí)現(xiàn)上述發(fā)明目的,本發(fā)明提供了以下技術(shù)方案:
一種多路El解幀系統(tǒng),如圖1所示,包括多路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊;其中多路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位器件相連。
[0033]進(jìn)一步的,所述HDB3解碼模塊,如圖2所示,包含HDB3解碼器、Clk-recovery模塊、cv_check模塊、Los_det模塊和ais_det模塊;其中HDB3解碼器與cv_check模塊、Clk-recovery模塊、Los_det模塊和ais_det模塊分別相連;
工作中每路El經(jīng)HDB3解碼模塊解碼后,分別由cv_cheCk模塊檢測(cè)出編碼違例,由Los_det模塊檢測(cè)出信號(hào)丟失(Los),由ais_det模塊檢測(cè)出全“I” (ais)告警;并將上述丟失告警信號(hào)Los、違例告警信號(hào)Cv_err和全“I”告警信號(hào)Ais直接送告警處理。
[0034]進(jìn)一步的,如圖2所示,工作時(shí),HDB3解碼模塊中的Clk-recovery模塊,用于以恢復(fù)時(shí)鐘El_clk_2M上升沿,進(jìn)而生成每路的恢復(fù)時(shí)鐘使能El_clk_2M_en,
進(jìn)一步的,El_clk_2M_en控制El數(shù)據(jù)El_data的同步采樣。
[0035]本一種多路El解幀系統(tǒng)的工作方法包含如圖3所示的以下步驟:
(1)將多路El信號(hào)分別輸入到每一路的HBD3模塊中;
(2)每路El經(jīng)HDB3解碼模塊解碼,恢復(fù)出El數(shù)據(jù),檢測(cè)出全“I”告警信號(hào)Ais、丟失告警信號(hào)Los、違例告警信號(hào)Cv_err等,直接輸入下位器件進(jìn)行處理;
(3)多路復(fù)用器MUX模塊MUX按通道對(duì)El信號(hào)進(jìn)行循環(huán)采樣,生成多路El_data串行數(shù)據(jù)流,并將所述El_data串行數(shù)據(jù)流寫入FIFO中;
(4)El解幀器模塊從FIFO讀取數(shù)據(jù)進(jìn)行解幀處理,分別檢測(cè)出LOF、LOM、FAS-ERR、CRC-ERR告警和通道El_data的數(shù)據(jù)輸出到下位器件中。
[0036]本系統(tǒng)將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元。
[0037]進(jìn)一步的,所述多路復(fù)用器MUX模塊,所采用的復(fù)用時(shí)鐘與通道El采樣時(shí)鐘相同;周期循環(huán)復(fù)用每路El的數(shù)據(jù)El_data,加入每路El端口號(hào),形成多通道的串行數(shù)據(jù)流送入FIFO。
[0038]進(jìn)一步的,所述多路復(fù)用器MUX模塊將生成的多通道串行數(shù)據(jù)流送循環(huán)寫入FIFO中。
[0039]進(jìn)一步的,工作時(shí),F(xiàn)IFO下位的El解幀器模塊周期讀取FIFO中所存儲(chǔ)的數(shù)據(jù);E1解幀器模塊讀取周期的選擇根據(jù)系統(tǒng)選用的El信號(hào)的路數(shù)而設(shè)定。
[0040]進(jìn)一步的,El解幀器模塊周期讀取FIFO數(shù)據(jù),根據(jù)數(shù)據(jù)端口號(hào),取出解幀器RAM塊中的數(shù)據(jù),放入共用移位寄存器Shift_reg,數(shù)據(jù)移位,移位后數(shù)據(jù)寫回到原來RAM中,RAM中存放每個(gè)通道端口號(hào)、數(shù)據(jù)、時(shí)隙計(jì)數(shù)(ts_cnt),基本巾貞計(jì)數(shù)(bf_cnt),復(fù)巾貞計(jì)數(shù)(mf_cnt),位計(jì)數(shù)(bit_cnt),CRC 計(jì)數(shù)(crc_cnt)。解幀器輸出 LOF、LOM、FAS_ERR、CRC_ERR 告警、端口及端口解幀數(shù)據(jù)。解幀器利用RAM來存放所有通道臨時(shí)數(shù)據(jù),這樣其它部分可以共用,實(shí)現(xiàn)邏輯資源的充分利用。
[0041]進(jìn)一步的,解幀數(shù)據(jù)RAM按Byte和通道輸出到數(shù)據(jù)緩存中。
[0042]實(shí)施例1
系統(tǒng)包括16路的El信號(hào),如圖4所示,包括16路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊;其中16路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位的數(shù)據(jù)緩存模塊相連。
[0043]本系統(tǒng)包括16路El信號(hào)。當(dāng)系統(tǒng)包括16路El信號(hào)時(shí),采用一個(gè)81.92MHz高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào)恢復(fù)出每路El時(shí)鐘El_clk_2M和每路El 數(shù)據(jù) El_data。
[0044]進(jìn)一步的,當(dāng)系統(tǒng)包括16路El信號(hào)時(shí),所述FIFO選用32*5bit,其中4bit端口號(hào)+1位數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0045]其余系統(tǒng)結(jié)構(gòu)及工作方法與實(shí)施方式相同,不再贅述。
[0046]實(shí)施例2
系統(tǒng)包括32路的El信號(hào),如圖5所示,包括32路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊;其中32路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位的數(shù)據(jù)緩存模塊相連。
[0047]優(yōu)選的,本系統(tǒng)包括32路El信號(hào)。當(dāng)系統(tǒng)包括32路El信號(hào),采用一個(gè)163.84MHZ高速時(shí)鐘循環(huán)采樣每個(gè)通道頻率為2.048 MHz的El信號(hào),恢復(fù)出每路El時(shí)鐘El_clk_2M和每路El數(shù)據(jù)El_data。
[0048]進(jìn)一步的,當(dāng)系統(tǒng)包括32路El信號(hào)時(shí),所述FIFO選用32*6bit,其中5bit端口號(hào)+1位數(shù)據(jù);FIF0根據(jù)系統(tǒng)的設(shè)計(jì)要求進(jìn)行選擇。
[0049]其余系統(tǒng)結(jié)構(gòu)及工作方法與實(shí)施方式相同,不再贅述。
[0050]總之,現(xiàn)有技術(shù)中的El解幀設(shè)計(jì)都是每一路El信號(hào)對(duì)應(yīng)一套解幀系統(tǒng),即每一路的El信號(hào)需要包含一個(gè)獨(dú)立的FIFO和一個(gè)El解幀器模塊,這樣以16路El信號(hào)為例,就至少需要16個(gè)FIFO和16個(gè)El解幀器模塊,而32路El信號(hào)就需要至少32個(gè)FIFO和32個(gè)El解幀器模塊,隨著系統(tǒng)El信號(hào)通道的增加,所需要的解幀器規(guī)模也越來越龐大,而這些龐大的解幀器所需要的邏輯單元也大大的增加(通常這些解幀器功能都是由FPGA實(shí)現(xiàn)的,解幀器越多,所需要的FPGA內(nèi)部的邏輯單元就越多)。
[0051]一種多路El解幀系統(tǒng),結(jié)構(gòu)包括多路HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊;其中多路HDB3解碼模塊依次與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位器件相連;將多路El解幀數(shù)據(jù)經(jīng)復(fù)用器組裝成串行數(shù)據(jù)流,這樣只需要一個(gè)El解幀器,就可進(jìn)行El解幀恢復(fù),重組成多路El數(shù)據(jù),避免傳統(tǒng)每路El都需要一個(gè)獨(dú)立解幀器,大大節(jié)約El解幀器所需邏輯單元,為基于El信號(hào)通信的帶寬擴(kuò)展和通信提速提供了十分有效的新途徑,可應(yīng)用于各種基于El信號(hào)的通信系統(tǒng)中。
【權(quán)利要求】
1.一種多路El解幀系統(tǒng),其特征是,包含I個(gè)以上的HDB3解碼模塊、多路復(fù)用器MUX模塊、FIFO模塊和El解幀器模塊; 其中HDB3解碼模塊均與多路復(fù)用器MUX模塊相連;多路復(fù)用器MUX模塊的另一端與FIFO模塊的一端相連,F(xiàn)IFO模塊的另一端與El解幀器模塊的一端相連;E1解幀器模塊的另一端與下位器件相連。
2.如權(quán)利要求1所述的一種多路El解幀系統(tǒng),其特征是,根據(jù)系統(tǒng)包含的El信號(hào)通道數(shù),包含1、2、4、8、16或32個(gè)以上的HDB3解碼模塊,其中所述HDB3解碼模塊分別與多路復(fù)用器MUX模塊相連。
3.如權(quán)利要求2所述的一種多路El解幀系統(tǒng),其特征是,所述HDB3解碼模塊,包含HDB3解碼器、cv_check模塊、Los_det模塊和ais_det模塊;其中HDB3解碼器與cv_check模塊、Los_det模塊和ais_det模塊分別相連。
4.工作中,每路El經(jīng)HDB3解碼模塊解碼后,分別由cV_check模塊檢測(cè)是否存在編碼違例,由Los_det模塊檢測(cè)是否存在Los告警,由ais_det模塊檢測(cè)是否存在全ais告警信號(hào);并將所述告警信號(hào)直接送告警處理。
5.如權(quán)利要求3所述的一種多路El解幀系統(tǒng),其特征是,所述HDB3解碼模塊還包含Clk-recovery模塊,所述Clk-recovery模塊與HDB3解碼器相連;所述Clk-recovery模塊用于檢測(cè)到恢復(fù)時(shí)鐘El_clk_2M信號(hào)的上升沿時(shí),生成恢復(fù)時(shí)鐘使能El_clk_2M_en信號(hào)。
6.如權(quán)利要求4所述的一種多路El解幀系統(tǒng),其特征是,系統(tǒng)包含16路頻率為2.048MHz的El信號(hào)時(shí),采用81.92MHz時(shí)鐘頻率對(duì)各個(gè)通道信號(hào)進(jìn)行循環(huán)采樣。
7.如權(quán)利要求6所述的一種多路El解幀系統(tǒng),其特征是,所述FIFO為5位FIFO;其中前4位為El信號(hào)的端口號(hào),后I位為E1-DATA。
8.如權(quán)利要求4所述的一種多路El解幀系統(tǒng),其特征是,系統(tǒng)包含32路頻率為2.048MHz的El信號(hào)時(shí),采用163.84MHZ時(shí)鐘頻率對(duì)各個(gè)通道信號(hào)進(jìn)行循環(huán)采樣。
9.如權(quán)利要求7所述的一種多路El解幀系統(tǒng),其特征是,所述FIFO為6位FIFO;其中前5位為El信號(hào)的端口號(hào),后I位為E1-DATA。
【文檔編號(hào)】H04L1/00GK104393962SQ201410761932
【公開日】2015年3月4日 申請(qǐng)日期:2014年12月12日 優(yōu)先權(quán)日:2014年12月12日
【發(fā)明者】胡強(qiáng), 劉維輪 申請(qǐng)人:成都朗銳芯科技發(fā)展有限公司