有線(xiàn)電視同步解擾控制電路和電視的制造方法
【專(zhuān)利摘要】本實(shí)用新型公開(kāi)一種有線(xiàn)電視同步解擾控制電路和電視機(jī),其中有線(xiàn)電視同步解擾控制電路與解擾器連接,包括數(shù)字射頻處理器、電視信號(hào)處理器、開(kāi)關(guān)控制模塊和信號(hào)輸出模塊。本實(shí)用新型通過(guò)數(shù)字射頻處理器將解擾器發(fā)送的完整射頻信號(hào)解調(diào)后,輸出全電視信號(hào)至電視信號(hào)處理器,電視信號(hào)處理器再將全電視信號(hào)輸出。同時(shí)數(shù)字視頻處理器檢測(cè)該完整射頻信號(hào),當(dāng)檢測(cè)到該完整射頻信號(hào)被加擾時(shí),輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào),開(kāi)關(guān)控制模塊根據(jù)電視信號(hào)處理器輸出的控制信號(hào),切換輸出同步脈沖信號(hào),信號(hào)輸出模塊將同步脈沖信號(hào)輸出,從而給解擾器提供滿(mǎn)足解擾要求的條件,使得解擾器能夠進(jìn)行解擾,確保解擾器解擾成功。
【專(zhuān)利說(shuō)明】有線(xiàn)電視同步解擾控制電路和電視機(jī)
【技術(shù)領(lǐng)域】
[0001 ] 本實(shí)用新型涉及電視【技術(shù)領(lǐng)域】,尤其涉及一種有線(xiàn)電視同步解擾控制電路和電視機(jī)。
【背景技術(shù)】
[0002]隨著有線(xiàn)電視射頻同步頭加擾壓縮技術(shù)的普遍應(yīng)用,有線(xiàn)電視臺(tái)把射頻同步頭壓縮后,傳輸?shù)接脩?hù)的解擾器再把射頻同步頭恢復(fù),解擾器恢復(fù)射頻同步頭需要有線(xiàn)電視臺(tái)通過(guò)網(wǎng)絡(luò)把原始射頻信號(hào)的同步頭信息傳遞到解擾器,同時(shí)還需要電視機(jī)提供與原始射頻信號(hào)的行相位相同的行同步頭信號(hào),由于全電視信號(hào)包含行同步頭信號(hào),因此,也可以把全電視信號(hào)作為行同步頭信號(hào)。
[0003]隨著電視信號(hào)處理芯片技術(shù)的發(fā)展,數(shù)字處理技術(shù)越來(lái)越普遍,電視數(shù)字射頻處理芯片(即硅高頻頭)已經(jīng)普遍應(yīng)用在當(dāng)今的電視機(jī)電路之中,由于數(shù)字處理需要采樣、存儲(chǔ)等處理,導(dǎo)致數(shù)字射頻處理芯片向電視信號(hào)處理芯片輸出的全電視信號(hào)出現(xiàn)延時(shí),由于行同步頭信號(hào)包含在全電視信號(hào)里面,因此,行同步頭信號(hào)也同樣被延時(shí),造成電視信號(hào)處理芯片輸出的全電視信號(hào)輸出到解擾器后,解擾器無(wú)法得到準(zhǔn)確的同步頭信息,造成解擾器解擾失敗。
實(shí)用新型內(nèi)容
[0004]本實(shí)用新型的主要目的是提出一種有線(xiàn)電視同步解擾控制電路和電視機(jī),旨在給解擾器提供滿(mǎn)足解擾要求的條件,確保解擾器解擾成功。
[0005]為了達(dá)到上述目的,本實(shí)用新型提出一種有線(xiàn)電視同步解擾控制電路,該有線(xiàn)電視同步解擾控制電路與解擾器連接,包括數(shù)字射頻處理器和電視信號(hào)處理器,所述解擾器根據(jù)原始射頻信號(hào)向所述數(shù)字射頻處理器發(fā)送完整射頻信號(hào),所述數(shù)字射頻處理器解調(diào)所述完整射頻信號(hào)后,輸出全電視信號(hào)至所述電視信號(hào)處理器,所述電視信號(hào)處理器再將全電視信號(hào)輸出,所述有線(xiàn)電視同步解擾控制電路還包括開(kāi)關(guān)控制模塊和信號(hào)輸出模塊;
[0006]所述數(shù)字射頻處理器的輸入端與所述解擾器的射頻輸出端連接,所述數(shù)字射頻處理器的第一輸出端與所述電視信號(hào)處理器的輸入端連接;所述開(kāi)關(guān)控制模塊的第一輸入端與所述電視信號(hào)處理器的電視信號(hào)輸出端連接,所述開(kāi)關(guān)控制模塊的第二輸入端與所述數(shù)字射頻處理器的第二輸出端連接,所述開(kāi)關(guān)控制模塊的控制端與所述電視信號(hào)處理器的控制信號(hào)輸出端連接,所述開(kāi)關(guān)控制模塊的輸出端通過(guò)所述信號(hào)輸出模塊與所述解擾器的檢測(cè)端連接;
[0007]所述數(shù)字射頻處理器檢測(cè)所述完整射頻信號(hào),當(dāng)檢測(cè)到的完整射頻信號(hào)被加擾時(shí),輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào)至開(kāi)關(guān)控制模塊,所述開(kāi)關(guān)控制模塊根據(jù)所述電視信號(hào)處理器輸出的控制信號(hào),切換輸出所述同步脈沖信號(hào),所述信號(hào)輸出模塊將所述同步脈沖信號(hào)輸出。
[0008]優(yōu)選地,所述數(shù)字射頻處理器包括數(shù)字射頻處理芯片;[0009]所述數(shù)字射頻處理芯片的第一 GPIO 口與所述解擾器的射頻輸出端連接,所述數(shù)字射頻處理芯片的第二 GPIO 口與所述電視信號(hào)處理器的輸入端連接,所述數(shù)字射頻處理芯片的第三GPIO 口與所述開(kāi)關(guān)控制模塊的第二輸入端連接。
[0010]優(yōu)選地,所述電視信號(hào)處理器包括電視信號(hào)處理芯片;
[0011]所述電視信號(hào)處理芯片的第一 GPIO 口與所述數(shù)字射頻處理芯片的第二 GPIO 口連接,所述電視信號(hào)處理芯片的第二 GPIO 口與所述開(kāi)關(guān)控制模塊的第一輸入端連接,所述電視信號(hào)處理芯片的第三GPIO 口與開(kāi)關(guān)控制模塊的第一控制端連接,所述電視信號(hào)處理芯片的第四GPIO 口與開(kāi)關(guān)控制模塊的第二控制端連接。
[0012]優(yōu)選地,所述數(shù)字射頻處理芯片的第二 GPIO 口與所述電視信號(hào)處理芯片的第一GPIO 口之間連接有一保護(hù)電容。
[0013]優(yōu)選地,所述開(kāi)關(guān)控制模塊包括第一電子開(kāi)關(guān)、第二電子開(kāi)關(guān)和工作電壓輸入端;
[0014]所述第一電子開(kāi)關(guān)的第一端與所述電視信號(hào)處理芯片的第四GPIO 口連接,所述第一電子開(kāi)關(guān)的第二端與所述數(shù)字射頻處理芯片的第三GPIO 口連接,所述第一電子開(kāi)關(guān)的第三端與所述信號(hào)輸出模塊的輸入端連接;
[0015]所述第二電子開(kāi)關(guān)的第一端與所述電視信號(hào)處理芯片的第三GPIO 口連接,所述第二電子開(kāi)關(guān)的第二端與所述電視信號(hào)處理芯片的第二 GPIO 口連接,且與所述工作電壓輸入端連接,所述第二電子開(kāi)關(guān)的第三端與所述信號(hào)輸出模塊的輸入端連接。
[0016]優(yōu)選地,所述第一電子開(kāi)關(guān)為第一三極管,所述第二電子開(kāi)關(guān)為第二三極管;
[0017]所述第一三極管的基極與所述電視信號(hào)處理芯片的第四GPIO 口連接,所述第一三極管的集電極與所述數(shù)字射頻處理芯片的第三GPIO 口連接,所述第一三極管的發(fā)射極與所述信號(hào)輸出模塊的輸入端連接;
[0018]所述第二三極管的基極與所述電視信號(hào)處理芯片的第三GPIO 口連接,所述第二三極管的集電極與所述電視信號(hào)處理芯片的第二 GPIO 口連接,且與所述工作電壓輸入端連接,所述第二三極管的發(fā)射極與所述信號(hào)輸出模塊的輸入端連接。
[0019]優(yōu)選地,所述開(kāi)關(guān)控制模塊還包括第一電阻、第二電阻、第三電阻、第四電阻和一隔直電容;
[0020]所述第一電阻連接于所述數(shù)字射頻處理芯片的第三GPIO 口和所述第一三極管的集電極之間,所述第二電阻連接于所述電視信號(hào)處理芯片的第四GPIO 口和所述第一三極管的基極之間,所述第三電阻連接于所述電視信號(hào)處理芯片的第三GPIO 口和所述第二三極管的基極之間;所述隔直電容的負(fù)極與所述電視信號(hào)處理芯片的第二 GPIO 口連接,所述隔直電容的正極與所述第二三極管的集電極連接,且經(jīng)由所述第四電阻與所述工作電壓輸入端連接。
[0021]優(yōu)選地,所述信號(hào)輸出模塊包括第三三極管、第五電阻、第六電阻、第七電阻、第八電阻和信號(hào)輸出端;
[0022]所述第三三極管的基極分別與所述第一三極管的發(fā)射極和所述第二三極管的發(fā)射極連接,所述第三三極管的集電極與所述工作電壓輸入端連接,所述第三三極管的發(fā)射極經(jīng)由所述第八電阻接地,且經(jīng)由所述第七電阻與所述信號(hào)輸出端連接;所述工作電壓輸入端依次經(jīng)由所述第五電阻和所述第六電阻接地,所述第五電阻和所述第六電阻的公共端與所述第三三極管的基極連接。
[0023]優(yōu)選地,所述第一三極管、所述第二三極管和所述第三三極管均為NPN三極管。
[0024]本實(shí)用新型還提出一種電視機(jī),該電視機(jī)包括有線(xiàn)電視同步解擾控制電路,該有線(xiàn)電視同步解擾控制電路與解擾器連接,包括數(shù)字射頻處理器和電視信號(hào)處理器,所述解擾器根據(jù)原始射頻信號(hào)向所述數(shù)字射頻處理器發(fā)送完整射頻信號(hào),所述數(shù)字射頻處理器根據(jù)解調(diào)接收到的所述完整射頻信號(hào)后,輸出全電視信號(hào)至所述電視信號(hào)處理器數(shù)字射頻處理器,所述電視信號(hào)處理器數(shù)字射頻處理器再將全電視信號(hào)輸出,所述有線(xiàn)電視同步解擾控制電路還包括開(kāi)關(guān)控制模塊和信號(hào)輸出模塊;
[0025]所述數(shù)字射頻處理器的輸入端與所述解擾器的射頻輸出端連接,所述數(shù)字射頻處理器的第一輸出端與所述電視信號(hào)處理器的輸入端連接;所述開(kāi)關(guān)控制模塊的第一輸入端與所述電視信號(hào)處理器的電視信號(hào)輸出端連接,所述開(kāi)關(guān)控制模塊的第二輸入端與所述數(shù)字射頻處理器的第二輸出端連接,所述開(kāi)關(guān)控制模塊的控制端與所述電視信號(hào)處理器的控制信號(hào)輸出端連接,所述開(kāi)關(guān)控制模塊的輸出端通過(guò)所述信號(hào)輸出模塊與所述解擾器的檢測(cè)端連接;
[0026]所述數(shù)字射頻處理器檢測(cè)所述完整射頻信號(hào),當(dāng)檢測(cè)到的完整射頻信號(hào)被加擾時(shí),輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào)至開(kāi)關(guān)控制模塊,所述開(kāi)關(guān)控制模塊根據(jù)所述電視信號(hào)處理器輸出的控制信號(hào),切換輸出所述同步脈沖信號(hào),所述信號(hào)輸出模塊將所述同步脈沖信號(hào)輸出。
[0027]本實(shí)用新型提出的有線(xiàn)電視同步解擾控制電路,通過(guò)數(shù)字射頻處理器將解擾器發(fā)送的完整射頻信號(hào)解調(diào)后,輸出全電視信號(hào)至電視信號(hào)處理器,電視信號(hào)處理器再將全電視信號(hào)輸出。同時(shí)數(shù)字視頻處理器檢測(cè)接收到的完整射頻信號(hào),當(dāng)檢測(cè)到的完整射頻信號(hào)被加擾時(shí),數(shù)字視頻處理器輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào),開(kāi)關(guān)控制模塊根據(jù)電視信號(hào)處理器輸出的控制信號(hào),切換輸出同步脈沖信號(hào),信號(hào)輸出模塊將同步脈沖信號(hào)輸出,從而給解擾器提供滿(mǎn)足解擾要求的條件,使得解擾器能夠進(jìn)行解擾,確保解擾器解擾成功。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0028]圖1為本實(shí)用新型有線(xiàn)電視同步解擾控制電路較佳實(shí)施例的原理框圖;
[0029]圖2為本實(shí)用新型有線(xiàn)電視同步解擾控制電路較佳實(shí)施例的電路結(jié)構(gòu)示意圖。
[0030]本實(shí)用新型的目的、功能特點(diǎn)及優(yōu)點(diǎn)的實(shí)現(xiàn),將結(jié)合實(shí)施例,并參照附圖作進(jìn)一步說(shuō)明。
【具體實(shí)施方式】
[0031]以下結(jié)合說(shuō)明書(shū)附圖及具體實(shí)施例進(jìn)一步說(shuō)明本實(shí)用新型的技術(shù)方案。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本實(shí)用新型,并不用于限定本實(shí)用新型。
[0032]本實(shí)用新型提出一種有線(xiàn)電視同步解擾控制電路。
[0033]參照?qǐng)D1,圖1為本實(shí)用新型有線(xiàn)電視同步解擾控制電路較佳實(shí)施例的原理框圖。
[0034]本實(shí)用新型較佳實(shí)施例中,有線(xiàn)電視同步解擾控制電路100應(yīng)用于電視機(jī),該有線(xiàn)電視同步解擾控制電路100與解擾器200連接,包括數(shù)字射頻處理器110、電視信號(hào)處理器120、開(kāi)關(guān)控制模塊130和信號(hào)輸出模塊140。
[0035]其中,數(shù)字射頻處理器110的輸入端與解擾器200的射頻輸出端連接,數(shù)字射頻處理器Iio的第一輸出端與電視信號(hào)處理器120的輸入端連接;開(kāi)關(guān)控制模塊130的第一輸入端與電視信號(hào)處理器120的電視信號(hào)輸出端連接,開(kāi)關(guān)控制模塊130的第二輸入端與數(shù)字射頻處理器110的第二輸出端連接,開(kāi)關(guān)控制模塊130的控制端與電視信號(hào)處理器120的控制信號(hào)輸出端連接,開(kāi)關(guān)控制模塊130的輸出端通過(guò)信號(hào)輸出模塊140與解擾器200的檢測(cè)端連接。
[0036]本實(shí)施例中,解擾器200根據(jù)有線(xiàn)電視臺(tái)發(fā)送的原始射頻信號(hào)和與該原始射頻信號(hào)對(duì)應(yīng)的同步頭信息,把原始射頻信號(hào)和同步頭信息合成為完整射頻信號(hào),并輸出至數(shù)字射頻處理器110。數(shù)字射頻處理器110解調(diào)接收到的完整射頻信號(hào)后得到全電視信號(hào),并輸出該全電視信號(hào)至電視信號(hào)處理器120,電視信號(hào)處理器120再將該全電視信號(hào)輸出,從而電視機(jī)可根據(jù)該全電視信號(hào)進(jìn)行相關(guān)視頻顯示。
[0037]同時(shí),數(shù)字射頻處理器110檢測(cè)接收到的完整射頻信號(hào),當(dāng)檢測(cè)到的完整射頻信號(hào)被加擾時(shí),數(shù)字射頻處理器110輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào)至開(kāi)關(guān)控制模塊130,開(kāi)關(guān)控制模塊130根據(jù)電視信號(hào)處理器120輸出的控制信號(hào),切換輸出同步脈沖信號(hào),信號(hào)輸出模塊140將同步脈沖信號(hào)輸出。
[0038]在某些特殊地區(qū)(如湖北、四川)所使用的有線(xiàn)電視機(jī),由于有線(xiàn)電視機(jī)使用同步頭加擾的方式,即有線(xiàn)電視臺(tái)發(fā)送給解擾器200的原始射頻信號(hào)已被加擾,因此,在使用電視機(jī)時(shí),需要通過(guò)解擾器200將同步頭解擾才得以使用。在使用電視機(jī)過(guò)程中,當(dāng)用戶(hù)通過(guò)遙控器在功能菜單中選擇“解擾功能”時(shí),解擾器200將有線(xiàn)電視臺(tái)發(fā)送的原始射頻信號(hào)和與該原始射頻信號(hào)對(duì)應(yīng)的同步頭信息合成為完整射頻信號(hào),此時(shí)的完整射頻信號(hào)含有加擾同步頭,解擾器200傳輸含有加擾同步頭的完整射頻信號(hào),即傳輸加擾的完整射頻信號(hào)給有線(xiàn)電視同步解擾控制電路100的數(shù)字射頻處理器110,當(dāng)數(shù)字射頻處理器110檢測(cè)到該完整射頻信號(hào)被加擾時(shí),數(shù)字射頻處理器110解調(diào)該完整射頻信號(hào)并輸出全電視信號(hào)至電視信號(hào)處理器120,同時(shí)輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào)至開(kāi)關(guān)控制模塊130,電視信號(hào)處理器120輸出控制信號(hào)控制開(kāi)關(guān)控制模塊130切換為將同步脈沖信號(hào)輸出,從而通過(guò)信號(hào)輸出模塊140將同步脈沖信號(hào)輸出。解擾器200接收到滿(mǎn)足解擾要求的同步脈沖信號(hào)后,對(duì)有線(xiàn)電視臺(tái)發(fā)送的加擾的射頻信號(hào)進(jìn)行解擾,解擾器200再將經(jīng)解擾后的射頻信號(hào)(此時(shí)的射頻信號(hào)是經(jīng)過(guò)解擾后得到的完整射頻信號(hào))傳輸至數(shù)字射頻處理器110,數(shù)字射頻處理器110輸出全電視信號(hào)給電視信號(hào)處理器120,電視信號(hào)處理器120再將全電視信號(hào)輸出,從而電視機(jī)可根據(jù)該全電視信號(hào)進(jìn)行相關(guān)視頻顯示。
[0039]相對(duì)于現(xiàn)有技術(shù),本實(shí)用新型的有線(xiàn)電視同步解擾控制電路100,通過(guò)數(shù)字射頻處理器Iio將解擾器發(fā)送的完整射頻信號(hào)解調(diào)后,輸出全電視信號(hào)至電視信號(hào)處理器120,電視信號(hào)處理器120再將全電視信號(hào)輸出。同時(shí)數(shù)字視頻處理器110檢測(cè)接收到的完整射頻信號(hào),當(dāng)檢測(cè)到的完整射頻信號(hào)被加擾時(shí),數(shù)字視頻處理器110輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào),開(kāi)關(guān)控制模塊130根據(jù)電視信號(hào)處理器120輸出的控制信號(hào),切換輸出同步脈沖信號(hào),信號(hào)輸出模塊140將同步脈沖信號(hào)輸出,從而給解擾器200提供滿(mǎn)足解擾要求的條件(解擾器200能夠解擾的條件是同步脈沖信號(hào)與原始射頻信號(hào)的行同步頭相位相同),使得解擾器200能夠進(jìn)行解擾,確保解擾器200解擾成功。[0040]再參照?qǐng)D2,圖2為本實(shí)用新型有線(xiàn)電視同步解擾控制電路較佳實(shí)施例的電路結(jié)構(gòu)示意圖。
[0041]本實(shí)施例中,數(shù)字射頻處理器110包括數(shù)字射頻處理芯片Ul ;數(shù)字射頻處理芯片Ul的第一 GPIO 口 Pll與解擾器200的射頻輸出端RF連接,數(shù)字射頻處理芯片Ul的第二GPIO 口 P12與電視信號(hào)處理器120的輸入端連接,數(shù)字射頻處理芯片Ul的第三GPIO 口 P13與開(kāi)關(guān)控制模塊130的第二輸入端連接。
[0042]電視信號(hào)處理器120包括電視信號(hào)處理芯片U2 ;電視信號(hào)處理芯片U2的第一GPIO 口 P21與數(shù)字射頻處理芯片Ul的第二 GPIO 口 P12連接,電視信號(hào)處理芯片U2的第二GPIO 口 P22與開(kāi)關(guān)控制模塊130的第一輸入端連接,電視信號(hào)處理芯片U2的第三GPIO 口P23與開(kāi)關(guān)控制模塊130的第一控制端連接,電視信號(hào)處理芯片U2的第四GPIO 口 P24與開(kāi)關(guān)控制模塊130的第二控制端連接。
[0043]數(shù)字射頻處理芯片Ul的第二 GPIO 口 P12與電視信號(hào)處理芯片U2的第一 GPIO 口P21之間連接有一保護(hù)電容Cl。保護(hù)電容Cl能夠防止數(shù)字射頻處理芯片Ul和電視信號(hào)處理芯片U2的電位不一致時(shí)導(dǎo)致數(shù)字射頻處理芯片Ul和電視信號(hào)處理芯片U2燒壞。
[0044]本實(shí)施例中,開(kāi)關(guān)控制模塊130包括第一電子開(kāi)關(guān)131、第二電子開(kāi)關(guān)132和工作電壓輸入端VCC。在本實(shí)施例中,工作電壓輸入端VCC輸入的電壓為5V。
[0045]第一電子開(kāi)關(guān)131的第一端與電視信號(hào)處理芯片U2的第四GPIO 口 P24連接,第一電子開(kāi)關(guān)131的第二端與數(shù)字射頻處理芯片Ul的第三GPIO 口 P13連接,第一電子開(kāi)關(guān)131的第三端與信號(hào)輸出模塊140的輸入端連接。
[0046]第二電子開(kāi)關(guān)132的第一端與電視信號(hào)處理芯片U2的第三GPIO 口 P23連接,第二電子開(kāi)關(guān)132的第二端與電視信號(hào)處理芯片U2的第二 GPIO 口 P22連接,且與工作電壓輸入端VCC連接,第二電子開(kāi)關(guān)132的第三端與信號(hào)輸出模塊140的輸入端連接。
[0047]具體地,第一電子開(kāi)關(guān)131為第一三極管Q1,第二電子開(kāi)關(guān)132為第二三極管Q2 ;在本實(shí)施例中,第一三極管Ql和第二三極管Q2為NPN三極管。
[0048]第一三極管Ql的基極與電視信號(hào)處理芯片U2的第四GPIO 口 P24連接,第一三極管Ql的集電極與數(shù)字射頻處理芯片Ul的第三GPIO 口 P13連接,第一三極管Ql的發(fā)射極與信號(hào)輸出模塊140的輸入端連接。
[0049]第二三極管Q2的基極與電視信號(hào)處理芯片U2的第三GPIO 口 P23連接,第二三極管Q2的集電極與電視信號(hào)處理芯片U2的第二 GPIO 口 P22連接,且與工作電壓輸入端VCC連接,第二三極管Q2的發(fā)射極與信號(hào)輸出模塊140的輸入端連接。
[0050]具體地,開(kāi)關(guān)控制模塊130還包括第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4和隔直電容C2。
[0051]第一電阻Rl連接于數(shù)字射頻處理芯片Ul的第三GPIO 口 P13和第一三極管Ql的集電極之間,第二電阻R2連接于電視信號(hào)處理芯片U2的第四GPIO 口 P24和第一三極管Ql的基極之間,第三電阻R3連接于電視信號(hào)處理芯片U2的第三GPIO 口 P23和第二三極管Q2的基極之間;隔直電容C2的負(fù)極與電視信號(hào)處理芯片U2的第二 GPIO 口 P22連接,隔直電容C2的正極與第二三極管Q2的集電極連接,且經(jīng)由第四電阻R4與工作電壓輸入端VCC連接。
[0052]本實(shí)施例中,信號(hào)輸出模塊140包括第三三極管Q3、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8和信號(hào)輸出端Vout。其中,第三三極管Q3為NPN三極管。
[0053]第三三極管Q3的基極分別與第一三極管Ql的發(fā)射極和第二三極管Q2的發(fā)射極連接,第三三極管Q3的集電極與工作電壓輸入端VCC連接,第三三極管Q3的發(fā)射極經(jīng)由第八電阻R8接地,且經(jīng)由第七電阻R7與信號(hào)輸出端Vout連接;工作電壓輸入端VCC依次經(jīng)由第五電阻R5和第六電阻R6接地,第五電阻R5和第六電阻R6的公共端與第三三極管Q3的基極連接。
[0054]本實(shí)用新型有線(xiàn)電視同步解擾控制電路100的工作原理具體描述如下:
[0055]解擾器200接收有線(xiàn)電視臺(tái)發(fā)送的原始射頻信號(hào)和該原始射頻信號(hào)的同步頭信息,經(jīng)過(guò)將原始射頻信號(hào)和同步頭信息合成后得到完整射頻信號(hào),并向數(shù)字射頻處理器110發(fā)送該完整射頻信號(hào)。由于完整射頻信號(hào)是原始射頻信號(hào)和同步頭信息合成得到,因此當(dāng)原始射頻信號(hào)被加擾時(shí),合成得到的完整射頻信號(hào)也被加擾。
[0056]如果數(shù)字射頻處理芯片Ul接收到的是沒(méi)有經(jīng)過(guò)加擾的完整射頻信號(hào),數(shù)字射頻處理芯片Ul輸出全電視信號(hào)到電視信號(hào)處理芯片U2,電視信號(hào)處理芯片U2接收到全電視信號(hào)后,通過(guò)電視信號(hào)處理芯片U2的第三GPIO 口 P23輸出高電平的控制信號(hào)至第二三極管Q2的基極,第二三極管Q2導(dǎo)通,此時(shí)電視信號(hào)處理芯片U2通過(guò)電視信號(hào)處理芯片U2的第二 GPIO 口 P22將全電視信號(hào)輸出,該全電視信號(hào)經(jīng)過(guò)隔直電容C2隔離直流分量后輸出到第二三極管Q2的集電極,進(jìn)而全電視信號(hào)經(jīng)過(guò)第二三極管Q2輸出至第三三極管Q3的基極,第三三極管Q3的基極、發(fā)射極之間導(dǎo)通,全電視信號(hào)再通過(guò)信號(hào)輸出端Vout輸出。由于完整射頻信號(hào)沒(méi)有加擾,因此解擾器200不需要進(jìn)行解擾,此時(shí)可以將全電視信號(hào)發(fā)送至另一臺(tái)電視機(jī)進(jìn)行視頻顯示。
[0057]如果數(shù)字射頻處理芯片Ul接收到的是加擾的完整射頻信號(hào),數(shù)字射頻處理芯片Ul輸出全電視信號(hào)到電視信號(hào)處理芯片U2,電視信號(hào)處理芯片U2接收到全電視信號(hào)后,通過(guò)電視信號(hào)處理芯片U2的第四GPIO 口 P24輸出高電平的控制信號(hào)至第一三極管Ql的基極,第一三極管Ql導(dǎo)通,數(shù)字射頻處理芯片Ul通過(guò)數(shù)字射頻處理芯片Ul的第三GPIO 口P13輸出同步脈沖信號(hào)至第一三極管Ql的集電極,從而同步脈沖信號(hào)經(jīng)過(guò)第一三極管Ql輸出至第三三極管Q3的基極,第三三極管Q3的基極、發(fā)射極之間導(dǎo)通,同步脈沖信號(hào)再通過(guò)信號(hào)輸出端Vout輸出至解擾器200。由于同步脈沖信號(hào)與有線(xiàn)電視臺(tái)發(fā)送的原始射頻信號(hào)的行同步頭相位相同,即該同步脈沖信號(hào)相對(duì)于原始射頻信號(hào)沒(méi)有延時(shí)或者延時(shí)了一個(gè)行周期,因此滿(mǎn)足解擾器200的解擾條件。
[0058]從而,解擾器200根據(jù)接收到的同步脈沖信號(hào),以及有線(xiàn)電視臺(tái)通過(guò)有線(xiàn)網(wǎng)絡(luò)傳輸來(lái)的同步頭信息,對(duì)加擾的原始射頻信號(hào)進(jìn)行解擾,完整地還原加擾的原始射頻信號(hào),得到解擾的射頻信號(hào)(此時(shí)的射頻信號(hào)是解擾后得到的完整射頻信號(hào)),此時(shí)解擾器200將解擾的射頻信號(hào)傳輸至數(shù)字射頻處理芯片U1,數(shù)字射頻處理芯片Ul根據(jù)接收到的解擾的射頻信號(hào),輸出全電視信號(hào)至電視信號(hào)處理芯片U2,電視信號(hào)處理芯片U2通過(guò)電視信號(hào)處理芯片U2的第二 GPIO 口 P22將全電視信號(hào)輸出。如此,電視機(jī)可根據(jù)全電視信號(hào)進(jìn)行相關(guān)視頻顯示,即用戶(hù)可以使用電視機(jī)收看有線(xiàn)電視臺(tái)設(shè)定的節(jié)目。
[0059]本實(shí)用新型還提出一種電視機(jī),該電視機(jī)包括有線(xiàn)電視同步解擾控制電路100,該有線(xiàn)電視同步解擾控制電路100的結(jié)構(gòu)、工作原理以及所帶來(lái)的有益效果均參照上述實(shí)施例,此處不再贅述。[0060]以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例,并非因此限制本實(shí)用新型的專(zhuān)利范圍,凡是利用本實(shí)用新型說(shuō)明書(shū)及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運(yùn)用在其他相關(guān)的【技術(shù)領(lǐng)域】,均同理包括在本實(shí)用新型的專(zhuān)利保護(hù)范圍內(nèi)。
【權(quán)利要求】
1.一種有線(xiàn)電視同步解擾控制電路,與解擾器連接,包括數(shù)字射頻處理器和電視信號(hào)處理器,所述解擾器根據(jù)原始射頻信號(hào)向所述數(shù)字射頻處理器發(fā)送完整射頻信號(hào),所述數(shù)字射頻處理器解調(diào)所述完整射頻信號(hào)后,輸出全電視信號(hào)至所述電視信號(hào)處理器,所述電視信號(hào)處理器再將全電視信號(hào)輸出,其特征在于,所述有線(xiàn)電視同步解擾控制電路還包括開(kāi)關(guān)控制模塊和信號(hào)輸出模塊; 所述數(shù)字射頻處理器的輸入端與所述解擾器的射頻輸出端連接,所述數(shù)字射頻處理器的第一輸出端與所述電視信號(hào)處理器的輸入端連接;所述開(kāi)關(guān)控制模塊的第一輸入端與所述電視信號(hào)處理器的電視信號(hào)輸出端連接,所述開(kāi)關(guān)控制模塊的第二輸入端與所述數(shù)字射頻處理器的第二輸出端連接,所述開(kāi)關(guān)控制模塊的控制端與所述電視信號(hào)處理器的控制信號(hào)輸出端連接,所述開(kāi)關(guān)控制模塊的輸出端通過(guò)所述信號(hào)輸出模塊與所述解擾器的檢測(cè)端連接; 所述數(shù)字射頻處理器檢測(cè)所述完整射頻信號(hào),當(dāng)檢測(cè)到的完整射頻信號(hào)被加擾時(shí),輸出與原始射頻信號(hào)的行同步頭相位相同的同步脈沖信號(hào)至開(kāi)關(guān)控制模塊,所述開(kāi)關(guān)控制模塊根據(jù)所述電視信號(hào)處理器輸出的控制信號(hào),切換輸出所述同步脈沖信號(hào),所述信號(hào)輸出模塊將所述同步脈沖信號(hào)輸出。
2.如權(quán)利要求1所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述數(shù)字射頻處理器包括數(shù)字射頻處理芯片; 所述數(shù)字射頻處理芯片的第一 GPIO 口與所述解擾器的射頻輸出端連接,所述數(shù)字射頻處理芯片的第二 GPIO 口與所述電視信號(hào)處理器的輸入端連接,所述數(shù)字射頻處理芯片的第三GPIO 口與所述開(kāi)關(guān)控制模塊的第二輸入端連接。
3.如權(quán)利要求2所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述電視信號(hào)處理器包括電視信號(hào)處理芯片; 所述電視信號(hào)處理芯片的第一 GPIO 口與所述數(shù)字射頻處理芯片的第二 GPIO 口連接,所述電視信號(hào)處理芯片的第二 GPIO 口與所述開(kāi)關(guān)控制模塊的第一輸入端連接,所述電視信號(hào)處理芯片的第三GPIO 口與開(kāi)關(guān)控制模塊的第一控制端連接,所述電視信號(hào)處理芯片的第四GPIO 口與開(kāi)關(guān)控制模塊的第二控制端連接。
4.如權(quán)利要求3所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述數(shù)字射頻處理芯片的第二 GPIO 口與所述電視信號(hào)處理芯片的第一 GPIO 口之間連接有一保護(hù)電容。
5.如權(quán)利要求3所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述開(kāi)關(guān)控制模塊包括第一電子開(kāi)關(guān)、第二電子開(kāi)關(guān)和工作電壓輸入端; 所述第一電子開(kāi)關(guān)的第一端與所述電視信號(hào)處理芯片的第四GPIO 口連接,所述第一電子開(kāi)關(guān)的第二端與所述數(shù)字射頻處理芯片的第三GPIO 口連接,所述第一電子開(kāi)關(guān)的第三端與所述信號(hào)輸出模塊的輸入端連接; 所述第二電子開(kāi)關(guān)的第一端與所述電視信號(hào)處理芯片的第三GPIO 口連接,所述第二電子開(kāi)關(guān)的第二端與所述電視信號(hào)處理芯片的第二 GPIO 口連接,且與所述工作電壓輸入端連接,所述第二電子開(kāi)關(guān)的第三端與所述信號(hào)輸出模塊的輸入端連接。
6.如權(quán)利要求5所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述第一電子開(kāi)關(guān)為第一三極管,所述第二電子開(kāi)關(guān)為第二三極管; 所述第一三極管的基極與所述電視信號(hào)處理芯片的第四GPIO 口連接,所述第一三極管的集電極與所述數(shù)字射頻處理芯片的第三GPIO 口連接,所述第一三極管的發(fā)射極與所述信號(hào)輸出模塊的輸入端連接; 所述第二三極管的基極與所述電視信號(hào)處理芯片的第三GPIO 口連接,所述第二三極管的集電極與所述電視信號(hào)處理芯片的第二 GPIO 口連接,且與所述工作電壓輸入端連接,所述第二三極管的發(fā)射極與所述信號(hào)輸出模塊的輸入端連接。
7.如權(quán)利要求6所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述開(kāi)關(guān)控制模塊還包括第一電阻、第二電阻、第三電阻、第四電阻和一隔直電容; 所述第一電阻連接于所述數(shù)字射頻處理芯片的第三GPIO 口和所述第一三極管的集電極之間,所述第二電阻連接于所述電視信號(hào)處理芯片的第四GPIO 口和所述第一三極管的基極之間,所述第三電阻連接于所述電視信號(hào)處理芯片的第三GPIO 口和所述第二三極管的基極之間;所述隔直電容的負(fù)極與所述電視信號(hào)處理芯片的第二 GPIO 口連接,所述隔直電容的正極與所述第二三極管的集電極連接,且經(jīng)由所述第四電阻與所述工作電壓輸入端連接。
8.如權(quán)利要求7所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述信號(hào)輸出模塊包括第三三極管、第五電阻、第六電阻、第七電阻、第八電阻和信號(hào)輸出端; 所述第三三極管的基極分別與所述第一三極管的發(fā)射極和所述第二三極管的發(fā)射極連接,所述第三三極管的集電極與所述工作電壓輸入端連接,所述第三三極管的發(fā)射極經(jīng)由所述第八電阻接地,且經(jīng)由所述第七電阻與所述信號(hào)輸出端連接;所述工作電壓輸入端依次經(jīng)由所述第五電阻和所述第六電阻接地,所述第五電阻和所述第六電阻的公共端與所述第三三極管的基極連接 。
9.如權(quán)利要求8所述的有線(xiàn)電視同步解擾控制電路,其特征在于,所述第一三極管、所述第二三極管和所述第三三極管均為NPN三極管。
10.一種電視機(jī),其特征在于,包括權(quán)利要求1至9中任意一項(xiàng)所述的有線(xiàn)電視同步解擾控制電路。
【文檔編號(hào)】H04N21/426GK203708408SQ201320835623
【公開(kāi)日】2014年7月9日 申請(qǐng)日期:2013年12月17日 優(yōu)先權(quán)日:2013年12月17日
【發(fā)明者】王球, 畢軍輝, 劉廉慧 申請(qǐng)人:深圳Tcl新技術(shù)有限公司