專利名稱:判決反饋均衡器和接收機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明實施例涉及通信技術(shù)領(lǐng)域,尤其涉及一種判決反饋均衡器和接收機(jī)。
背景技術(shù):
隨著數(shù)字信號技術(shù)向著高速大容量方向發(fā)展,對高速率信號處理技術(shù)的需求越來越迫切。信號傳輸過程中產(chǎn)生的碼間串?dāng)_(Inter Symbol Interference, ISI)是制約信號速率提升的關(guān)鍵因素,ISI會導(dǎo)致脈沖展寬,造成信號的電壓幅度不穩(wěn)定,引起信號的數(shù)據(jù)沿的抖動,導(dǎo)致信道的誤碼率(Bit Error Ratio, BER)增大?,F(xiàn)有技術(shù)中,使用差分判決反饋均衡器將接收的差分信號進(jìn)行時延處理后反饋到接收端,與接收端接收的差分信號進(jìn)行疊加,然而,這種方法會導(dǎo)致數(shù)據(jù)沿的抖動較大。
發(fā)明內(nèi)容
本發(fā)明實施例提供一種判決反饋均衡器和接收機(jī),實現(xiàn)降低數(shù)據(jù)沿抖動。第一方面,本發(fā)明實施例提供一種判決反饋均衡器,包括:接收端、疊加器、調(diào)整單元、第一判決器和第二判決器;接收端,用于接收第一差分信號,將本地時鐘與所述第一差分信號的頻率同步,使所述本地時鐘的周期與所述第一差分信號的周期一致,并將所述第一差分信號輸入至所述疊加器;所述疊加器,用于對所述接收端輸入的所述第一差分信號和所述調(diào)整單元輸出的方波信號進(jìn)行疊加得到第二差分信號;將所述第二差分信號分別輸入至所述第一判決器的差分輸入端和所述第二判決器的差分輸入端;所述調(diào)整單元,用于對所述第二判決器輸出的第二方波信號進(jìn)行相位和\或幅值調(diào)整,并將調(diào)整后的方波信號分別輸入至所述疊加器和所述第二判決器的反饋輸入端;所述第一判決器,用于對所述第一判決器的差分輸入端輸入的所述第二差分信號的電壓幅值與設(shè)定值進(jìn)行比較,輸出第一方波信號;所述第二判決器 ,用于對所述第二判決器的差分輸入端輸入的所述第二差分信號的電壓幅值和所述反饋輸入端輸入的所述調(diào)整單元調(diào)整后的方波信號的電壓幅值進(jìn)行比較,將得到的第二方波信號輸入至所述調(diào)整單元。在第一方面的第一種可能的實現(xiàn)方式中,所述調(diào)整單元具體用于:對所述第二判決器輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的整數(shù)倍個周期,將得到的至少一個信號疊加后分別輸入至所述疊加器和所述第二判決器的反饋輸入端。根據(jù)第一方面的第一種可能的實現(xiàn)方式,在第二種可能的實現(xiàn)方式中,所述調(diào)整單兀包括:第一時延模塊、第一系數(shù)模塊和第一加法器;所述第一時延模塊,用于對所述第二方波信號進(jìn)行相位延遲,延遲所述本地時鐘的整數(shù)倍個周期,并將得到的信號輸入至所述第一系數(shù)模塊;所述第一系數(shù)模塊,用于對經(jīng)過所述時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至所述第一加法器;所述第一加法器,用于將多個所述第一系數(shù)模塊輸入的信號疊加,將得到的信號分別輸入至所述疊加器和所述第二判決器的反饋輸入端。
根據(jù)第一方面的第二種可能的實現(xiàn)方式,在第三種可能的實現(xiàn)方式中,所述第一系數(shù)模塊,用于對時延模塊輸入的信號的電壓幅值乘以an,an的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,n為所述本地時鐘的整數(shù)倍個周期的數(shù)值,n為整數(shù),當(dāng)前采樣時刻為所述本地時鐘的n倍個周期。根據(jù)第一方面的第二種或第三種可能的實現(xiàn)方式,在第四種可能的實現(xiàn)方式中,多個第一時延模塊串聯(lián),每個所述第一系數(shù)模塊的輸入端與一個所述第一時延模塊的輸出端連接,每個所述第一系數(shù)模塊的輸出端與所述第一加法器的輸入端連接。根據(jù)第一方面的第二種、第三種或第四種可能的實現(xiàn)方式,在第五種可能的實現(xiàn)方式中,每個所述第一時延模塊對所述信號的延時時間相等,相鄰所述第一系數(shù)模塊之間的所述時延模塊的個數(shù)相等。在第一方面的第六種可能的實現(xiàn)方式中,所述調(diào)整單元具體用于:對所述第二判決器輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的整數(shù)倍個周期,將得到的至少一個信號疊加后輸入至所述疊加器;對所述第二判決器輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的奇數(shù)倍個半周期,將得到的至少一個信號疊加后輸入至所述第二判決器的反饋輸入端。根據(jù)第一方面的第六種可能的實現(xiàn)方式,在第七種可能的實現(xiàn)方式中,所述調(diào)整單元包括:第二時延模塊、第二系數(shù)模塊、第三系數(shù)模塊、第二加法器;所述第二時延模塊,用于對所述第二方波信號進(jìn)行相位延遲,延遲所述本地時鐘的奇數(shù)倍個半周期;所述第二系數(shù)模塊,用于對經(jīng)過偶數(shù)個所述第二時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至所述疊加器;第三系數(shù)模塊,用于對經(jīng)過奇數(shù)個所述第二時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至所述第二加法器;所述第二加法器,用于將多個所述第三系數(shù)模塊輸入的信號疊加,將得到的信號輸入至所述第二判決器的反饋輸入端。根據(jù)第一方面 的第七種可能的實現(xiàn)方式,在第八種可能的實現(xiàn)方式中,所述第二系數(shù)模塊,用于對經(jīng)過偶數(shù)個第二時延模塊調(diào)整后輸出的信號的電壓幅值乘以an,an的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,n為所述本地時鐘的整數(shù)倍個周期的數(shù)值,n為整數(shù),當(dāng)前采樣時刻為所述本地時鐘的n倍個周期;所述第三系數(shù)模塊,用于對經(jīng)過奇數(shù)個第二時延模塊調(diào)整后輸出的信號的電壓幅值乘以(^ m-0.5),Pm的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,m為所述本地時鐘的奇數(shù)倍個半周期的數(shù)值,m為奇數(shù),當(dāng)前采樣時刻為所述本地時鐘的m倍個半周期。根據(jù)第一方面的第七種或第八種可能的實現(xiàn)方式,在第九種可能的實現(xiàn)方式中,多個第二時延模塊串聯(lián),每個所述第二系數(shù)模塊的輸入端與第偶數(shù)個所述第二時延模塊的輸出端連接,每個所述第二系數(shù)模塊的輸出端與所述疊加器連接;每個所述第三系數(shù)模塊的輸入端與第奇數(shù)個所述第二時延模塊的輸出端連接,每個所述第三系數(shù)模塊的輸出端與所述第二加法器連接。根據(jù)第一方面的第七種、第八種或第九種可能的實現(xiàn)方式,在第十種可能的實現(xiàn)方式中,每個所述時延模塊對所述信號的延時時間相等,相鄰所述第二系數(shù)模塊之間的所述第二時延模塊的個數(shù)相等,相鄰的所述第三系數(shù)模塊之間的所述第三時延模塊的個數(shù)相坐寸O第二方面,本發(fā)明實施例提供一種接收機(jī),包括:光電轉(zhuǎn)換器、如權(quán)利要求1-11中任一項所述的判決反饋均衡器和時鐘數(shù)據(jù)恢復(fù)模塊;所述光電轉(zhuǎn)換模塊,用于將接收的光信號轉(zhuǎn)換為電信號,并將所述電信號作為第一差分信號輸入至所述判決反饋均衡器;所述時鐘恢復(fù)模塊,用于接收所述判決均衡器中第一判決器輸出的第一方波信號,并將本地時鐘與所述第一方波信號進(jìn)行同步。在第二方面的第一種可能的實現(xiàn)方式中,所述接收機(jī)設(shè)置在光網(wǎng)絡(luò)終端0LT、光網(wǎng)絡(luò)單元ONU或光纖網(wǎng)絡(luò)設(shè)備ONT上。本發(fā)明實施例提供的判決反饋均衡器和接收機(jī),采用一個判決器和疊加器構(gòu)成反饋回路,對接收端接收的差分信號進(jìn)行調(diào)整,采用另一個判決器作為判決反饋均衡器的輸出判決器輸出調(diào)整后的信號,實現(xiàn)調(diào)整后的信號判決點位于合適的位置,從而減小輸出差分信號的抖動。
為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作一簡單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動性的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本發(fā)明提供的判決反饋均衡器第一實施例的結(jié)構(gòu)示意圖;圖2為傳輸信道存在ISI情況下的單位沖擊響應(yīng);圖3為差分信號經(jīng)過調(diào)整單元前后的時域波形圖;圖4為本發(fā)明提供 的判決反饋均衡器第二實施例的結(jié)構(gòu)示意圖;圖5為本發(fā)明提供的判決反饋均衡器第三實施例的結(jié)構(gòu)示意圖;圖6為本發(fā)明提供的接收機(jī)第一實施例的結(jié)構(gòu)示意圖。
具體實施例方式為使本發(fā)明實施例的目的、技術(shù)方案和優(yōu)點更加清楚,下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實施例是本發(fā)明一部分實施例,而不是全部的實施例。基于本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護(hù)的范圍。圖1為本發(fā)明提供的判決反饋均衡器第一實施例的結(jié)構(gòu)示意圖,如圖1所示,該判決反饋均衡器包括:接收端11、疊加器12、調(diào)整單元13、第一判決器14和第二判決器15 ;其中,接收端11,用于接收第一差分信號,將本地時鐘與所述第一差分信號的頻率同步,使所述本地時鐘的周期與所述第一差分信號的周期一致,并將所述第一差分信號輸入至所述疊加器;疊加器12,用于對接收端11輸入的所述第一差分信號和調(diào)整單元13輸出的方波信號進(jìn)行疊加得到第二差分信號;將所述第二差分信號分別輸入至第一判決器14的差分輸入端和第二判決器15的差分輸入端;調(diào)整單元13,用于對所述第二判決器輸出的第二方波信號進(jìn)行相位和\或幅值調(diào)整,并將調(diào)整后的方波信號分別輸入至疊加器12和第二判決器15的反饋輸入端;第一判決器14,用于對第一判決器14的差分輸入端輸入的所述第二差分信號的電壓幅值與設(shè)定值進(jìn)行比較,輸出第一方波信號;第二判決器15,用于對第二判決器15的差分輸入端輸入的所述第二差分信號的電壓幅值和所述反饋輸入端輸入的調(diào)整單元13調(diào)整后的方波信號的電壓幅值進(jìn)行比較,將得到的第二方波信號輸入至調(diào)整單元13。本發(fā)明實施例提供的判決反饋均衡器,可以設(shè)置在多種光網(wǎng)絡(luò)設(shè)備上,例如:可以設(shè)置在光網(wǎng)絡(luò)終端(Optical Line Terminal, OLT),也可以設(shè)置在光網(wǎng)絡(luò)單元(OpticalNetwork Unit, 0NU)上,還可以設(shè)置在光纖網(wǎng)絡(luò)設(shè)備(Optical network terminal, 0NT)。該判決反饋均衡器可以對發(fā)送端發(fā)送的差分信號進(jìn)行幅值和/或相位調(diào)整。本發(fā)明實施例提供的判決反饋均衡器中,包括一個反饋回路和一個輸出鏈路。其中,疊加器12、第二判決器15的輸出端和調(diào)整單元13構(gòu)成一個反饋回路,用于對第二判決器15的輸出端輸出的第二方波信號的相位和/或電壓幅值進(jìn)行調(diào)整;第二判決器15的輸出端、調(diào)整單元13、疊加器12和第一判決器14構(gòu)成一個輸出鏈路,用于將經(jīng)過上述反饋回路調(diào)整過的信號再通過第一判決器14與設(shè)定值進(jìn)行比較,輸出更為理想的第一方波信號,以減小第一判決器14輸出的第一方波信號的抖動。由于發(fā)送端發(fā)送的差分信號經(jīng)過傳輸鏈路的傳輸后,接收端接收到的差分信號中會夾雜著干擾信號,使得差分信號失真,因此,接收端需要對所接收的差分信號進(jìn)行調(diào)整。第一判決器14和第二判決器15可以采用現(xiàn)有的各種差分比較器,或者,還可以采用邏輯器件構(gòu)成的邏輯電路來實現(xiàn)。需要說明的是,由于本發(fā)明實施例提供的判決反饋均衡器接收的為差分信號,因此,本發(fā)明實施例中涉及的第一差分信號和第二差分信號均由兩路信號構(gòu)成??梢岳斫獾?是,接收端11具有與第一差分信號中的兩路信號對應(yīng)的輸入端口和輸出端口。疊加器12具有與第一差分信號中的兩路信號對應(yīng)的輸入端口,具有與第二差分信號中的兩路信號對應(yīng)的輸出端口。第一判決器14和第二判決器15分別具有與第二差分信號中的兩路信號對應(yīng)的輸入端口和輸出端口。另外,第一判決器14輸出的第一方波信號實際上由兩路方波信號構(gòu)成,這兩路方波信號分別與第一判決器14接收的第二差分信號中的一路信號對應(yīng)。類似的,第二判決器15輸出的第二方波信號實際上由兩路方波信號構(gòu)成,這兩路方波信號分別與第二判決器15接收的第二差分信號中的一路信號對應(yīng)。調(diào)整單元13輸入的第二方波信號實際上由兩路方波信號構(gòu)成,這兩路方波信號分別與第二判決器15接收的第二差分信號中的一路信號對應(yīng)。調(diào)整單元13輸出的經(jīng)過調(diào)整后的方波信號實際上也由兩路方波信號構(gòu)成,這兩路方波信號分別與調(diào)整單元13接收的第二方波信號中的一路信號對應(yīng)。疊加器具有與調(diào)整單元輸出的兩路方波信號對應(yīng)的輸入端口。第二判決器15具有與調(diào)整單元輸出的兩路方波信號對應(yīng)的輸入端口,使得第二判決器15可以將這兩路方波信號與第二差分信號中的兩路分別對應(yīng)地進(jìn)行比較。具體的,假設(shè)第二差分信號中包括的兩路信號分別為:P路信號和N路信號,第一判決器14對第二差分信號中的P路信號的電壓幅值與P信號的設(shè)定值進(jìn)行比較,輸出一方波信號;對第二差分信號中的N路信號的電壓幅值與N信號的設(shè)定值進(jìn)行比較,輸出一方波信號;這兩路方波信號構(gòu)成第一方波信號。在一種實施場景下,如果同一時刻的第二差分信號中P路信號的電壓幅值大于P信號的設(shè)定值,N路信號的電壓幅值大于N信號的設(shè)定值,則第一判決器14可以輸出P路信號和N路信號對應(yīng)的兩路高電平的差分第一方波信號;如果同一時刻的第二差分信號中的P路信號的電壓幅值小于P信號的設(shè)定值,N兩路信號電壓幅值小于N信號的設(shè)定值,貝U第一判決器14可以輸出P路信號和N路信號對應(yīng)的兩路低電平的第一方波信號均小于設(shè)定值,則第一判決器14可以輸出P和N兩路低電平的差分方波信號;如果同一時刻的第二差分信號的P路信號的電壓幅值大于P信號的設(shè)定值,N路信號的電壓幅值小于N信號的設(shè)定值,則第一判決器14可以輸出P路信號對應(yīng)的高電平和N路信號對應(yīng)的低電平的第一方波信號;如果同一時刻的第二差分信號的P路信號的電壓幅值小于P信號的設(shè)定值,N路信號的電壓幅值大于N信號的設(shè)定值,則第一判決器14可以輸出P路信號對應(yīng)的低電平和N路信號對應(yīng)的高電平的第一方波信號。或者,在另一種實施場景下,也可以將第二差分信號的每一路信號與該路信號的設(shè)定值比較后,當(dāng)比較結(jié)果為小于時,輸出該路信號對應(yīng)的高電平;當(dāng)比較結(jié)果為大于時,輸出該路信號對應(yīng)的低電平。比較及輸出的原則、以及每路信號對應(yīng)的設(shè)定值的大小,可以根據(jù)具體場景的需要來設(shè)計,本發(fā)明實施例對此不作任何限定。第二判決器15,將第二差分信號的電壓幅值和經(jīng)過調(diào)整單元13調(diào)整后的信號的電壓幅值進(jìn)行比較,得到的第二方波信號。其比較過程與第一判決器14類似,其區(qū)別在于,第二差分信號的參考值不是設(shè)定值,而是經(jīng)過調(diào)整單元13調(diào)整后的信號,該信號也是差分信號,因此,比較時同樣用第二差分信號中的P路信號與反饋輸入端輸入的第二方波信號中的P路信號進(jìn)行比較,輸出一方波信號;用第二差分信號中的N路信號與反饋輸入端輸入的第二方波信號中的N路信號進(jìn)行比較,輸出一方波信號;這兩路方波信號構(gòu)成第二方波信號。該第二方波信號輸入至調(diào)整單元13中,調(diào)整單元13對差分信號的調(diào)整原理如下:由于發(fā)送端和接收端之間通常存在碼間串?dāng)_(Inter Symbol Interference,ISI),圖2為傳輸信道存在ISI情況下的單位沖擊響應(yīng),在發(fā)送端和接收端之間的傳輸信道空閑情況下,輸入方波測試信號,獲得如圖2所示的單位沖擊響應(yīng)圖,實曲線表示當(dāng)前時刻的差分信號經(jīng)過傳輸信道在接收端產(chǎn)生的時域波形,虛曲線表示前一時刻的差分信號在接收端產(chǎn)生的時域波形。從圖2可以看出,對于差分信號的電壓幅值而言,除了當(dāng)前差分信號產(chǎn)生的電壓幅值外,還會疊加前一時刻,甚至更早時刻的差分信號在當(dāng)前時刻產(chǎn)生的電壓。具體是,差分信號中的當(dāng)前的P路信號除了當(dāng)前P路信號產(chǎn)生的電壓幅值外,還會疊加前一時刻、以及更早時刻的P路信號在當(dāng)前時刻產(chǎn)生的電壓;N路信號除了當(dāng)前N路信號產(chǎn)生的電壓幅值外,還會疊加前一時刻,以及更早時刻的N路信號在當(dāng)前時刻產(chǎn)生的電壓。并且,對當(dāng)前差分信號的電壓幅值產(chǎn)生影響的主要是差分信號的整數(shù)倍個周期的時刻,即,
O、T、2T、.......nT。因此,差分信號在當(dāng)前時刻的電壓幅值可以表示為:a I * T+a 2 *
2T+......+ a n * nTo 其中,al、a 2>......an 為系數(shù),al、a 2>......an 的取值可以
根據(jù)圖2計算獲得,例如:可以選取單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,當(dāng)前采樣時刻為差分信號的整數(shù)倍個周期。類似 的,對于差分信號中每路信號的數(shù)據(jù)沿,S卩,差分信號的拖尾部分,除了包括當(dāng)前差分信號產(chǎn)生的電壓外,還疊加前一時刻的差分信號,甚至更前早時刻的差分信號的拖尾在當(dāng)前時刻產(chǎn)生的電壓,具體是,差分信號中的P路信號的拖尾部分,除了包括當(dāng)前P路信號產(chǎn)生的電壓外,還疊加前一時刻、以及更早時刻的P路信號的拖尾在當(dāng)前時刻產(chǎn)生的電壓;N路信號的拖尾部分,除了包括當(dāng)前N路信號產(chǎn)生的電壓外,還疊加前一時刻、以及更早時刻的N路信號的拖尾在當(dāng)前時刻產(chǎn)生的電壓。而對當(dāng)前數(shù)據(jù)差分信號的數(shù)據(jù)沿
產(chǎn)生影響的主要是數(shù)據(jù)差分信號的奇數(shù)倍個半周期的時刻,即,T/2、3T/2........(2n+l)
T/2。因此,差分信號在當(dāng)前時刻的數(shù)據(jù)沿可以表示為:0.5-(3 1-0.5) *T/2-(^2-0.5)
* 3T/2-. -(en-0.5) * (2n+l)T/2)。其中,@1、@2、......、@n 為系數(shù),3 1、
¢2.......的取值可以根據(jù)圖2計算獲得,例如:可以選取單位沖擊響應(yīng)在當(dāng)前采樣時
刻的值與單位沖擊響應(yīng)峰值的比值,其中,當(dāng)前采樣時刻可以為差分信號的奇數(shù)倍個半周期。據(jù)此,調(diào)整單元13可以對第二判決器15輸出的第二方波信號進(jìn)行多次相位延遲,如果每次相位延遲所述本地時鐘的整數(shù)倍個周期,并將得到的多個信號疊加,得到的信號中疊加了前一周期,甚至更早周期的差分信號,則,能夠減小第二判決器15輸出的第二方波信號中的電壓幅值干擾; 如果每次相位延遲所述本地時鐘的奇數(shù)倍個半周期,并將得到的多個信號疊加,得到的信號中疊加了前半個周期,甚至更早的半周期的差分信號,則,消除了第二判決器15輸出的第二方波信號中的數(shù)據(jù)沿拖尾干擾。以上調(diào)整的原理可以用于差分的信號中的每一路信號,但是,調(diào)整后一般會使信號幅值增大,且差分信號通常為正負(fù)兩路的信號,則正負(fù)兩路差分信號的幅值都要增大,圖3為差分信號經(jīng)過調(diào)整單元前后的時域波形圖,其中,由小圓點構(gòu)成的虛線表示經(jīng)過調(diào)整單元之前的波形圖,實線表示經(jīng)過調(diào)整單元之后的波形圖。從對圖3的分析可以看出,如果只用一個判決器,既用于反饋回路的調(diào)整,又用于輸出,則兩路信號的波形圖分別上移和下移,這會使得兩路信號的交叉點向后延遲,即,差分判決器的判決點向后延遲,導(dǎo)致抖動增大。本實施例,通過一個判決器,即第二判決器,和疊加器構(gòu)成反饋回路,對接收端接收的差分信號進(jìn)行調(diào)整,另一個判決器,即第一判決器,作為判決反饋均衡器的輸出判決器輸出調(diào)整后的信號。在實際實現(xiàn)時,可以先估計一個相位延遲的量值,例如延遲本地時鐘一個周期,按本實施例的方案搭建鏈路后,利用示波器繼續(xù)觀察第一判決器14的輸出波形圖,根據(jù)該輸出波形重新調(diào)整相位延遲的量值;或者,也可以先不進(jìn)行延遲,而是直接測量第一判決器14的輸出波形圖上顯示的判決點延遲的量值,再根據(jù)該量值確定調(diào)整單元13中相位延遲的量值。從而,將第二差分信號整體向后移,使判決點的位置盡可能地接近原始信號(第一差分信號)的判決點,以減小差分信號的數(shù)據(jù)沿抖動。本實施例提供的判決反饋均衡器,采用一個判決器和疊加器構(gòu)成反饋回路,對接收端接收的差分信號進(jìn)行調(diào)整,采用另一個判決器作為判決反饋均衡器的輸出判決器輸出調(diào)整后的信號,實現(xiàn)調(diào)整后的信號判決點位于合適的位置,從而減小輸出差分信號的抖動??蛇x的,調(diào)整單元13可以具體用于:對第二判決器15輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的整數(shù)倍個周期,將得到的至少一個信號疊加后分別輸入至疊加器12和第二判決器15的反饋輸入端。圖4為本發(fā)明提供的判決反饋均衡器第二實施例的結(jié)構(gòu)示意圖,如圖4所示,作為一種可行的結(jié)構(gòu),調(diào)整單元13可以包括:第一時延模塊131、第一系數(shù)模塊132和第一加法器 133 ;第一時延模塊131,用于對所述第二方波信號進(jìn)行相位延遲,延遲所述本地時鐘的整數(shù)倍個周期,并將得到的信號輸入至第一系數(shù)模塊132 ;第一系數(shù)模塊132,用于對經(jīng)過所述時延模塊131調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至第一加法器133 ;第一加法器133,用于將多個第一系數(shù)模塊132輸入的信號疊加,將得到的信號分別輸入至疊加器12和第二判決器15的反饋輸入端?;谇懊婷枋龅牟罘中盘栔忻恳宦沸盘柈?dāng)前時刻的電壓幅值可以表不為:a I * T+ a 2 * 2T+......+an*nT。調(diào)整單元13可以設(shè)置多個第一時延模塊131,這些第一時延模塊131可以分別用
于對第二方波信號進(jìn)行一次相位延遲,分別得到第二方波信號延遲T、2T.......nT后得到
的多個信號。即,每個第一時延模塊131延遲的相位可以不同,多個第一時延模塊131可以分別用于將第二方波信號延遲T、2T.......nT。相應(yīng)的,第一系數(shù)模塊132,用于對第一時延模塊131輸入的信號的電壓幅值乘以an, an的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值。具體地,調(diào)整單元13可以設(shè)置多個第一系數(shù)模塊132,每個第一系數(shù)模塊132可以與一個第一時延模塊131相對應(yīng),例如:一個第一系數(shù)模塊132可以與用于將第二方波信號延遲T的第一時延模塊131相對應(yīng),可以用 于將經(jīng)過該第一時延模塊131延遲調(diào)整后得到的延遲信號的電壓幅值調(diào)整,例如乘 以a 1,得到一個調(diào)整后的信號;另一個第一系數(shù)模塊132可以與用于將第二方波信號延遲2T的第一時延模塊131相對應(yīng),可以用于將經(jīng)過該第一時延模塊131延遲調(diào)整后得到的延遲信號的幅值調(diào)整,例如乘以a 2,得到另一個調(diào)整后的信
號;......一個第一系數(shù)模塊132可以與用于將第二方波信號延遲nT的第一時延模塊131
相對應(yīng),可以用于將經(jīng)過該第一時延模塊21延遲調(diào)整后得到的延遲信號的幅值調(diào)整,例如乘以an,得到另一個調(diào)整后的信號。第一加法器133將多個第一系數(shù)模塊132輸入的多個調(diào)整后的信號疊加,將得到的信號輸入至疊加器12和第二判決器15的反饋輸入端。疊加器12將經(jīng)過調(diào)整單元13調(diào)整后的信號與接收端接收的信號進(jìn)行疊加后輸入到第一判決器14的差分輸入端,由第一判決器14將疊加后的信號與預(yù)設(shè)值比較后得到并輸出第一方波信號。為了簡化調(diào)整單元13的結(jié)構(gòu),作為一種可行的實施方式,如圖4所示,調(diào)整單元13中的多第一時延模塊131可以串聯(lián)設(shè)置,每個第一系數(shù)模塊132的輸入端可以與一個第一時延模塊131的輸出端連接,每個第一系數(shù)模塊132的輸出端與疊加器12的輸入端連接。在該實施場景下,每個第一時延模塊131對第二方波信號的延遲時間可以相等,例如:均可以延遲一個周期T,且相鄰第一系數(shù)模塊132之間的第一時延模塊的個數(shù)相等??蛇x的,相鄰第一系數(shù)模塊132之間的第一時延模塊131的個數(shù)相等,如圖4所示,相鄰第一系數(shù)模塊132之間均可以設(shè)置一個第一時延模塊131,從而使調(diào)整單元13能夠把當(dāng)前時刻差分信號的各個前整數(shù)倍周期的差分信號都疊加到當(dāng)前時刻的差分信號上,實現(xiàn)在消除當(dāng)前時刻差分信號的各個前整數(shù)倍個周期的差分信號的電壓幅值對當(dāng)前差分信號電壓幅值的影響。
上述實施例,在具體實現(xiàn)時,第一加法器133也可以替換為其他可以進(jìn)行函數(shù)運(yùn)算的器件,例如減法器,或者能夠?qū)Χ鄠€第一系數(shù)模塊132調(diào)整后輸出的各個信號進(jìn)行加權(quán)處理的器件,以適應(yīng)各種需求的調(diào)整。圖5為本發(fā)明提供的判決反饋均衡器第三實施例的結(jié)構(gòu)示意圖,在本實施例中,調(diào)整單元13可以在對差分信號的電壓幅值進(jìn)行調(diào)整的基礎(chǔ)上,進(jìn)一步兼顧調(diào)整差分信號的數(shù)據(jù)沿,以進(jìn)一步減小差分信號的抖動,具體的:調(diào)整單元13具體用于:對第二判決器15輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的整數(shù)倍個周期,將得到的至少一個信號疊加后輸入至所述疊加器;對第二判決器15輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的奇數(shù)倍個半周期,將得到的至少一個信號疊加后輸入至所述第二判決器15的反饋輸入端。如圖5所示,作為一種可行的結(jié)構(gòu),調(diào)整單元13可以包括:第二時延模塊134、第二系數(shù)模塊135、第三系數(shù)模塊136、第二加法器137 ;第二時延模塊134,用于對所述第二方波信號進(jìn)行相位延遲,延遲所述本地時鐘的奇數(shù)倍個半周期;第二系數(shù)模塊135,用于對經(jīng)過偶數(shù)個第二時延模塊134調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至疊加器12 ;第三系數(shù)模塊136,用于對經(jīng)過奇數(shù)個所述第二時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至第二加法器137 ;第二加法器137,用于將多個所述第三系數(shù)模塊136輸入的信號疊加,將得到的信號輸入至第二判決器15的反饋輸入端。調(diào)整單元13可以 設(shè)置多個第二時延模塊134,這些第一時延模塊134可以分別用于對第二方波信號進(jìn)行一次相位延遲,每次延遲本地時鐘的半個周期,分別得到第二方波
信號延遲T/2、T、2T、3T/2.......nT、(2n+l)T/2后得到的多個延遲信號。即,經(jīng)過偶數(shù)個
第二時延模塊調(diào)整后輸出的信號為延遲本地時鐘周期整數(shù)倍的延遲信號,經(jīng)過奇數(shù)個第二時延模塊134調(diào)整后輸出的信號為延遲本地時鐘半周期奇數(shù)倍的延遲信號。進(jìn)一步可選的,第二系數(shù)模塊135,用于對經(jīng)過偶數(shù)個第二時延模塊134調(diào)整后輸出的信號的電壓幅值乘以an,an的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值。這時,第二系數(shù)模塊135的實際效果與圖4所示的第二實施例中的第一系數(shù)模塊132類似。具體實現(xiàn)時,同樣可以設(shè)置多個第二系數(shù)模塊135,每個第二系數(shù)模塊135可以與一個第二時延模塊134相對應(yīng),即,第2n個第二系數(shù)模塊135可以與用于將第二方波信號延遲nT的第二延遲模塊相對應(yīng),可以用于將經(jīng)過該第二時延模塊134延遲整數(shù)倍后得到的延遲信號的電壓幅值調(diào)整,例如乘以a n,得到一個調(diào)整后的信號。相應(yīng)的,第三系數(shù)模塊136可以用于將經(jīng)過該第二時延模塊134延遲調(diào)整后得到的信號的電壓幅值調(diào)整。其中,第三系數(shù)模塊136的電壓幅值調(diào)整幅度可以根據(jù)隨著第二時延模塊134延遲時間的不同而不同。基于前面描述可知對當(dāng)差分據(jù)信號的數(shù)據(jù)沿產(chǎn)生影響的主要是差分信號的奇數(shù)
倍個半周期的時刻,即,T/2、3T/2........(2n+l)T/2,并且,差分信號中每一路信號當(dāng)前時
刻的數(shù)據(jù)沿可以表示為:0.5-(3 1-0.5) *T/2-(^2-0.5) * 3T/2-...- ( ^ n-0.5) * (2n+l)T/2)。其中,P 1、3 2、......Pn為系數(shù),P 1、3 2、......P n的取值可以根據(jù)圖2計算獲得。本實施例中,可選的,第三系數(shù)模塊136,具體用于對經(jīng)過奇數(shù)個第二時延模塊134調(diào)整后輸出的 信號的電壓幅值乘以m-0.5),P m的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,m為所述本地時鐘的奇數(shù)倍個半周期的數(shù)值,m為奇數(shù),例如可以取為m = 2n+l,當(dāng)前采樣時刻為所述本地時鐘的2n+l倍個半周期。相應(yīng)的,每個第三系數(shù)模塊136可以與一個第二時延模塊134相對應(yīng),例如:一個第三系數(shù)模塊136可以與用于將第二方波信號延遲T/2的第二時延模塊134相對應(yīng),可以用于將經(jīng)過該第二時延模塊134延遲調(diào)整后信號的電壓幅值進(jìn)行調(diào)整,例如乘以(¢1-0.5),得到一個調(diào)整后的信號;另一個第三系數(shù)模塊136可以與用于將第二方波信號延遲3T/2的第二時延模塊134相對應(yīng),可以用于將經(jīng)過該第二時延模塊134延遲調(diào)整后的
信號的電壓幅值進(jìn)行調(diào)整,例如乘以(¢2-0.5),得到一個調(diào)整后的信號;......一個第三
系數(shù)模塊136可以與用于將第二方波信號延遲(2n+l)T/2的第二時延模塊134相對應(yīng),可以用于將經(jīng)過該第二時延模塊134延遲調(diào)整后的第四信號的電壓幅值進(jìn)行調(diào)整,例如乘以(^n-0.5),得到一個調(diào)整后的信號。多個第三系數(shù)模塊136調(diào)整后的信號經(jīng)過第二加法器137疊加后輸入至第二判決器15的反饋輸入端;多個第二系數(shù)模塊135調(diào)整后的信號則輸入至疊加器12,再與接收端11接收的第一差分信號進(jìn)行疊加。為了簡化調(diào)整單元13的結(jié)構(gòu),作為一種可行的實施方式,如圖5所示,調(diào)整單元13中的多個第二時延模塊134串聯(lián),每個第二系數(shù)模塊135的輸入端與第偶數(shù)個第二時延模塊134的輸出端連接,每個第二系數(shù)模塊135的輸出端與疊加器12的輸入端連接;每個第三系數(shù)模塊136的輸入端與第奇數(shù)個第二時延模塊134的輸出端連接,每個第三系數(shù)模塊136的輸出端與加法器137連接。在該實施場景下,每個第二時延模塊134對第二方波信號的延遲時間可以相等,例如:均可以延遲半周期T/2,且相鄰第二系數(shù)模塊135之間以及相鄰第三系數(shù)模塊136之間的第一時延模塊的個數(shù)相等。如圖5所示,相鄰第二系數(shù)模塊135之間均可以設(shè)置一個第二時延模塊134,從而使調(diào)整單元13能夠把當(dāng)前時刻差分信號的各個前整數(shù)倍周期的差分信號都疊加到當(dāng)前時刻的差分信號上,實現(xiàn)在消除當(dāng)前時刻差分信號的各個前整數(shù)倍個周期的差分信號的電壓幅值對當(dāng)前差分信號電壓幅值的影響;相鄰第三系數(shù)模塊136之間均可以設(shè)置一個第二時延模塊134,從而使調(diào)整單元13能夠把當(dāng)前時刻差分信號的各個前奇數(shù)倍半周期的差分信號都疊加到當(dāng)前時刻差分信號上,實現(xiàn)在消除當(dāng)前時刻差分信號的各個前奇數(shù)倍個半周期的差分信號的數(shù)據(jù)沿對當(dāng)前差分信號數(shù)據(jù)沿的影響。上述實施例,在具體實現(xiàn)時,第二加法器137也可以替換為其他可以進(jìn)行函數(shù)運(yùn)算的器件,例如減法器,或者能夠?qū)Χ鄠€第三系數(shù)模塊137調(diào)整后輸出的各個信號進(jìn)行加權(quán)處理的器件,以適應(yīng)各種需求的調(diào)整。圖6為本發(fā)明提供的接收機(jī)第一實施例的結(jié)構(gòu)示意圖,如圖6所示,該接收機(jī)包括:光電轉(zhuǎn)換器61、判決反饋均衡器62和時鐘數(shù)據(jù)恢復(fù)模塊63 ;光電轉(zhuǎn)換模塊61,用于將接收的光信號轉(zhuǎn)換為電信號,并將電信號作為第一差分信號輸入至判決反饋均衡器;該判決反饋均衡器62可以為以上任意實施例揭示的判決反饋均衡器;可以包括:接收端、疊加器、調(diào)整單元、第一判決器和第二判決器;接收端,用于接收第一差分信號,將本地時鐘與所述第一差分信號的頻率同步,使所述本地時鐘的周期與所述第一差分信號的周期一致,并將所述第一差分信號輸入至所述疊加器;所述疊加器,用于對所述接收端輸入的所述第一差分信號和所述調(diào)整單元輸出的方波信號進(jìn)行疊加得到第二差分信號;將所述第二差分信號分別輸入至所述第一判決器的差分輸入端和所述第二判決器的差分輸入端;所述調(diào)整單元,用于對所述第二判決器輸出的第二方波信號進(jìn)行相位和\或幅值調(diào)整,并將調(diào)整后的方波信號分別輸入至所述疊加器和所述第二判決器的反饋輸入端;所述第一判決器,用于對所述第一判決器的差分輸入端輸入的所述第二差分信號的電壓幅值與設(shè)定值進(jìn)行比較,輸出第一方波信號;所述第二判決器,用于對所述第二判決器的差分輸入端輸入的所述第二差分信號的電壓幅值和所述反饋輸入端輸入的所述調(diào)整單元調(diào)整后的方波信號的電壓幅值進(jìn)行比較,將得到的第二方波信號輸入至所述調(diào)整單元;時鐘恢復(fù)模塊63,用于接收判決均衡器的判決器輸出的第一方波信號,并將本地時鐘與第一方波信號進(jìn)行同步。具體的,時鐘恢復(fù)模塊63對本地時鐘進(jìn)行同步處理,使得本地時鐘與接收到的第一方波信號的相位和頻率一致,以便于采樣準(zhǔn)確。具體實現(xiàn)時,光電轉(zhuǎn)換器61可以為雪崩光電二極管(APD)。本發(fā)明實施例提供的接收機(jī),可用于設(shè)置在0LT、0NU或ONT等光網(wǎng)絡(luò)設(shè)備上,其中的判決反饋均衡器的結(jié)構(gòu)及其功能可以參考本發(fā)明圖1、圖4或圖5提供的判決反饋均衡器實施例,在此不再贅述。本領(lǐng)域普通技術(shù)人員可以理解:實現(xiàn)上述方法實施例的全部或部分步驟可以通過程序指令相關(guān)的硬件來完成,前述的程序可以存儲于一計算機(jī)可讀取存儲介質(zhì)中,該程序在執(zhí)行時,執(zhí)行包括上述方法實施例的步驟;而前述的存儲介質(zhì)包括:R0M、RAM、磁碟或者光盤等各種可以存儲程序代碼的介質(zhì)。最后應(yīng)說明的是:以上各實施例僅用以說明本發(fā)明的技術(shù)方案,而非對其限制;盡管參照前述各實施例對本發(fā)明進(jìn)行了詳細(xì)的說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解:其依然可以對前述各實施 例所記載的技術(shù)方案進(jìn)行修改,或者對其中部分或者全部技術(shù)特征進(jìn)行等同替換;而這些修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本發(fā)明各實施例技術(shù)方案的范圍。
權(quán)利要求
1.一種判決反饋均衡器,其特征在于,包括:接收端、疊加器、調(diào)整單元、第一判決器和第二判決器; 接收端,用于接收第一差分信號,將本地時鐘與所述第一差分信號的頻率同步,使所述本地時鐘的周期與所述第一差分信號的周期一致,并將所述第一差分信號輸入至所述疊加器; 所述疊加器,用于對所述接收端輸入的所述第一差分信號和所述調(diào)整單元輸出的方波信號進(jìn)行疊加得到第二差分信號;將所述第二差分信號分別輸入至所述第一判決器的差分輸入端和所述第二判決器的差分輸入端; 所述調(diào)整單元,用于對所述第二判決器輸出的第二方波信號進(jìn)行相位和\或幅值調(diào)整,并將調(diào)整后的方波信號分別輸入至所述疊加器和所述第二判決器的反饋輸入端; 所述第一判決器,用于對所述第一判決器的差分輸入端輸入的所述第二差分信號的電壓幅值與設(shè)定值進(jìn)行比較,輸出第一方波信號; 所述第二判決器,用于對所述第二判決器的差分輸入端輸入的所述第二差分信號的電壓幅值和所述反饋輸入端輸入的所述調(diào)整單元調(diào)整后的方波信號的電壓幅值進(jìn)行比較,將得到的第二方波信號輸入至所述調(diào)整單元。
2.根據(jù)權(quán)利要求1所述的判決反饋均衡器,其特征在于,所述調(diào)整單元具體用于:對所述第二判決器輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的整數(shù)倍個周期,將得到的至少一個信號疊加后分別輸入至所述疊加器所述第二判決器的反饋輸入端。
3.根據(jù)權(quán)利要求2所述 的判決反饋均衡器,其特征在于,所述調(diào)整單元包括:第一時延模塊、第一系數(shù)模塊和第一加法器; 所述第一時延模塊,用于對所述第二方波信號進(jìn)行相位延遲,延遲所述本地時鐘的整數(shù)倍個周期,并將得到的信號輸入至所述第一系數(shù)模塊; 所述第一系數(shù)模塊,用于對經(jīng)過所述時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至所述第一加法器; 所述第一加法器,用于將多個所述第一系數(shù)模塊輸入的信號疊加,將得到的信號分別輸入至所述疊加器和所述第二判決器的反饋輸入端。
4.根據(jù)權(quán)利要求3所述的判決反饋均衡器,其特征在于,所述第一系數(shù)模塊,用于對時延模塊輸入的信號的電壓幅值乘以an,an的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,n為所述本地時鐘的整數(shù)倍個周期的數(shù)值,n為整數(shù),當(dāng)前采樣時刻為所述本地時鐘的n倍個周期。
5.根據(jù)權(quán)利要求3或4所述的判決反饋均衡器,其特征在于,多個第一時延模塊串聯(lián),每個所述第一系數(shù)模塊的輸入端與一個所述第一時延模塊的輸出端連接,每個所述第一系數(shù)模塊的輸出端與所述第一加法器的輸入端連接。
6.根據(jù)權(quán)利要求3-5任一項所述的判決反饋均衡器,其特征在于,每個所述第一時延模塊對所述信號的延時時間相等,相鄰所述第一系數(shù)模塊之間的所述第一時延模塊的個數(shù)相等。
7.根據(jù)權(quán)利要求1所述的判決反饋均衡器,其特征在于,所述調(diào)整單元具體用于:對所述第二判決器輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的整數(shù)倍個周期,將得到的至少一個信號疊加后輸入至所述疊加器;對所述第二判決器輸出的第二方波信號進(jìn)行至少一次相位延遲,每次相位延遲所述本地時鐘的奇數(shù)倍個半周期,將得到的至少一個信號疊加后輸入至所述第二判決器的反饋輸入端。
8.根據(jù)權(quán)利要求7所述的判決反饋均衡器,其特征在于,所述調(diào)整單元包括:第二時延模塊、第二系數(shù)模塊、第三系數(shù)模塊、第二加法器; 所述第二時延模塊,用于對所述第二方波信號進(jìn)行相位延遲,延遲所述本地時鐘的奇數(shù)倍個半周期; 所述第二系數(shù)模塊,用于對經(jīng)過偶數(shù)個所述第二時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至所述疊加器; 第三系數(shù)模塊,用于對經(jīng)過奇數(shù)個所述第二時延模塊調(diào)整后輸出的信號的電壓幅值進(jìn)行調(diào)整,并將得到的信號輸入至所述第二加法器; 所述第二加法器,用于將多個所述第三系數(shù)模塊輸入的信號疊加,將得到的信號輸入至所述第二判決器的反饋輸入端。
9.根據(jù)權(quán)利要求8所述的判決反饋均衡器,其特征在于,所述第二系數(shù)模塊,用于對經(jīng)過偶數(shù)個第二時延模塊調(diào)整后輸出的信號的電壓幅值乘以an,an的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,n為所述本地時鐘的整數(shù)倍個周期的數(shù)值,n為整數(shù),當(dāng)前采樣時刻為所述本地時鐘的n倍個周期; 所述第三系數(shù)模塊,用于對經(jīng)過奇數(shù)個第二時延模塊調(diào)整后輸出的信號的電壓幅值乘以(Pm-0.5),Pm的取值為單位沖擊響應(yīng)在當(dāng)前采樣時刻的值與單位沖擊響應(yīng)峰值的比值,其中,m為所述本地時鐘的奇數(shù)倍個半周期的數(shù)值,m為奇數(shù),當(dāng)前采樣時刻為所述本地時鐘的m倍個半周期。
10.根據(jù)權(quán)利要求8或9所述的判決反饋均衡器,其特征在于,多個第二時延模塊串聯(lián),每個所述第二系數(shù)模塊的輸入端與第偶數(shù)個所述第二時延模塊的輸出端連接,每個所述第二系數(shù)模塊的輸出端與所述疊加器連接; 每個所述第三系數(shù)模塊的輸入端與第奇數(shù)個所述第二時延模塊的輸出端連接,每個所述第三系數(shù)模塊的輸出端與所述加法器連接。
11.根據(jù)權(quán)利要求8-10任一項所述的判決反饋均衡器,其特征在于,每個所述時延模塊對所述信號的延時時間相等,相鄰所述第二系數(shù)模塊之間的所述第二時延模塊的個數(shù)相等,相鄰的所述第三系數(shù)模塊之間的所述第二時延模塊的個數(shù)相等。
12.—種接收機(jī),其特征在于,包括:光電轉(zhuǎn)換器、如權(quán)利要求1-11中任一項所述的判決反饋均衡器和時鐘數(shù)據(jù)恢復(fù)模塊; 所述光電轉(zhuǎn)換模塊,用于將接收的光信號轉(zhuǎn)換為電信號,并將所述電信號作為第一差分信號輸入至所述判決反饋均衡器; 所述時鐘恢復(fù)模塊,用于接收所述判決均衡器中第一判決器輸出的第一方波信號,并將本地時鐘與所述第一方波信號進(jìn)行同步。
13.根據(jù)權(quán)利要求12所述的接收機(jī), 其特征在于,所述接收機(jī)設(shè)置在光網(wǎng)絡(luò)終端OLT、光網(wǎng)絡(luò)單元ONU或光纖網(wǎng)絡(luò)設(shè)備ONT上。
全文摘要
本發(fā)明實施例提供一種判決反饋均衡器和接收機(jī),其中,判決反饋均衡器包括接收端、疊加器、調(diào)整單元、第一判決器和第二判決器;接收端用于接收第一差分信號,并輸入至疊加器;疊加器用于對第一差分信號和調(diào)整單元輸出的方波信號進(jìn)行疊加得到第二差分信號;將第二差分信號輸入至第一判決器和第二判決器;調(diào)整單元用于對第二方波信號進(jìn)行相位和\或幅值調(diào)整,并將調(diào)整后的方波信號輸入至疊加器和第二判決器;第一判決器用于對第二差分信號的電壓幅值與設(shè)定值比較,輸出第一方波信號;第二判決器用于對第二差分信號的電壓幅值和調(diào)整單元調(diào)整后的信號的電壓幅值進(jìn)行比較,將得到的第二方波信號輸入至調(diào)整單元。本發(fā)明實施例實現(xiàn)降低數(shù)據(jù)沿抖動。
文檔編號H04L25/03GK103229473SQ201280002134
公開日2013年7月31日 申請日期2012年12月28日 優(yōu)先權(quán)日2012年12月28日
發(fā)明者付生猛, 王海莉, 謝拾玉 申請人:華為技術(shù)有限公司