發(fā)射電路、收發(fā)機(jī)、通信系統(tǒng)和發(fā)射數(shù)據(jù)的方法
【專利摘要】本發(fā)明提供了一種發(fā)射電路、收發(fā)機(jī)、通信系統(tǒng)和發(fā)射數(shù)據(jù)的方法。發(fā)射電路包括:數(shù)字接口電路,在預(yù)定帶寬上獲得待發(fā)送的數(shù)據(jù),并且將數(shù)據(jù)分解為并行的N路子數(shù)字信號流;數(shù)字調(diào)制電路,接收N路子數(shù)字信號流,并且對N路子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路調(diào)制信號;頻率搬移電路,接收N路調(diào)制信號,并且對N路調(diào)制信號進(jìn)行頻率搬移;合成器,將經(jīng)過頻率搬移后的N路調(diào)制信號中的M路調(diào)制信號合并成帶寬信號;數(shù)模轉(zhuǎn)換器,接收帶寬信號,并且對帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得模擬信號;上變頻電路,接收模擬信號,并且將模擬信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送射頻信號。本發(fā)明能夠降低發(fā)射電路處理信號的復(fù)雜度,從而提高了系統(tǒng)性能。
【專利說明】發(fā)射電路、收發(fā)機(jī)、通信系統(tǒng)和發(fā)射數(shù)據(jù)的方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及通信領(lǐng)域,尤其是涉及一種發(fā)射電路、收發(fā)機(jī)、通信系統(tǒng)和發(fā)射數(shù)據(jù)的 方法。
【背景技術(shù)】
[0002]無線通信系統(tǒng)對帶寬的要求越來越大。E-Band微波技術(shù)因其具有IOGHz (71-76GHZ和81-86GHZ)的帶寬且處于大氣衰落低谷,得到了中長距離高速無線點對點系 統(tǒng)的青睞。隨著技術(shù)和芯片處理能力的提升,高性能的信號處理技術(shù)、高頻譜效率的調(diào)制 和編碼技術(shù)等都成為現(xiàn)實,這都要求系統(tǒng)有高效率的模數(shù)轉(zhuǎn)換器件(ADC)和數(shù)模轉(zhuǎn)換器件 (DAC)。
[0003]通??梢圆捎脮r域交錯采樣的方法或者頻域多通道采樣的方法解決高帶寬和高 速度帶來的ADC/DAC瓶頸。然而,這兩種方法需要對ADC/DAC的輸出信號進(jìn)行復(fù)雜的后處 理,從而降低了系統(tǒng)性能。
[0004]另外,DAC的速度和精度往往要高于ADC,因此,在通信系統(tǒng)中通常呈現(xiàn)DAC/ADC能 力不對稱的情況。例如,帶寬為5GHz的E-band對ADC和DAC的最低需求高達(dá)lOGsps,而 DAC的處理速度比ADC更容易達(dá)到如此高的要求。
【發(fā)明內(nèi)容】
[0005]本發(fā)明的實施例提供了一種發(fā)射電路、收發(fā)機(jī)、通信系統(tǒng)和發(fā)射數(shù)據(jù)的方法,能夠 降低收發(fā)機(jī)處理的復(fù)雜度,從而提高系統(tǒng)性能。
[0006]一方面,提供了一種發(fā)射電路,包括:數(shù)字接口電路,用于在預(yù)定帶寬上獲得待發(fā) 送的第一數(shù)據(jù),并且將第一數(shù)據(jù)分解為并行的N路第一子數(shù)字信號流,上述N路第一子數(shù)字 信號流中的每個第一子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬,N為正整數(shù);數(shù)字調(diào)制電 路,用于接收上述N路第一子數(shù)字信號流,并且對上述N路第一子數(shù)字信號流進(jìn)行調(diào)制,以 獲得N路第一調(diào)制信號;第一頻率搬移電路,用于接收上述N路第一調(diào)制信號,并且對上述 N路第一調(diào)制信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的上述N路第一調(diào)制信號中的相鄰 第一調(diào)制信號之間沒有頻帶間隔;第一合成器,用于將經(jīng)過頻率搬移后的上述N路第一調(diào) 制信號中的M路第一調(diào)制信號合并成第一帶寬信號,M為正整數(shù);第一數(shù)模轉(zhuǎn)換器,用于接 收第一帶寬信號,并且對第一帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第一模擬信號;上變頻電路,用于 接收第一模擬信號,并且將第一模擬信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送該射頻信號。
[0007]另一方面,提供了一種收發(fā)機(jī),包括:接收電路和上述發(fā)射電路,其中該接收機(jī)電 路,包括:下變頻電路,用于將在接收天線上接收的射頻信號轉(zhuǎn)換為模擬信號;中頻功率分 配器,用于將該模擬信號分解為Q個并行的子模擬信號流;第二頻率搬移電路,用于將上述 Q個并行的子模擬信號流進(jìn)行頻率搬移;Q個模數(shù)轉(zhuǎn)換器,用于對上述Q個并行的子模擬信 號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得Q個并行的數(shù)字信號流;數(shù)字解調(diào)電路,對上述Q個并行數(shù)字信 號流進(jìn)行解調(diào)處理,獲得Q個并行的解調(diào)信號;數(shù)字接口電路,將上述Q個并行的解調(diào)信號合成第二數(shù)據(jù)。
[0008]另一方面,提供了一種通信系統(tǒng),該通信系統(tǒng)包括發(fā)射機(jī)和接收機(jī),其中該發(fā)射機(jī) 包括上述發(fā)射電路;該接收機(jī)包括:下變頻電路,用于將在接收天線上接收的該射頻信號 轉(zhuǎn)換為模擬信號;中頻功率分配器,用于將該模擬信號分解為N個并行的子模擬信號流;第 二頻率搬移電路,用于將上述N個并行的子模擬信號流進(jìn)行頻率搬移;N個模數(shù)轉(zhuǎn)換器,用 于對上述N個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信號流;數(shù)字解 調(diào)電路,對上述N個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得N個并行的解調(diào)信號;數(shù)字接口電 路,將上述N個并行的解調(diào)信號合成第一數(shù)據(jù)。
[0009]另一方面,提供了一種發(fā)射數(shù)據(jù)的方法,包括:在預(yù)定帶寬上獲得待發(fā)送的第一數(shù) 據(jù),并且將第一數(shù)據(jù)分解為并行的N路第一子數(shù)字信號流,上述N路第一子數(shù)字信號流中的 每個第一子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬,N為正整數(shù);對上述N路第一子數(shù)字 信號流進(jìn)行調(diào)制,以獲得N路第一調(diào)制信號;對上述N路第一調(diào)制信號進(jìn)行頻率搬移,其中 經(jīng)過頻率搬移后的上述N路第一調(diào)制信號中的相鄰第一調(diào)制信號之間沒有頻帶間隔;將經(jīng) 過頻率搬移后的上述N路第一調(diào)制信號中的M路第一調(diào)制信號合并成第一帶寬信號,M為 正整數(shù);對第一帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第一模擬信號;將第一模擬信號轉(zhuǎn)換為射頻信 號,以便在天線上發(fā)送該射頻信號。
[0010]另一方面,提供了一種傳輸數(shù)據(jù)的方法,,包括:接收數(shù)據(jù)的方法和上述發(fā)射數(shù)據(jù) 的方法,其中該接收數(shù)據(jù)的方法,包括:將在接收天線上接收的射頻信號轉(zhuǎn)換為模擬信號; 將該模擬信號分解為Q個并行的子模擬信號流;將上述Q個并行的子模擬信號流進(jìn)行頻率 搬移;對上述Q個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得Q個并行的數(shù)字信號流;對 上述Q個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得Q個并行的解調(diào)信號;將上述Q個并行的解調(diào) 信號合成第二數(shù)據(jù)。
[0011]另一方面,提供了一種通信方法,包括:接收數(shù)據(jù)的方法和上述該的發(fā)射數(shù)據(jù)的方 法;其中該接收數(shù)據(jù)的方法,包括:將在接收天線上接收的該射頻信號轉(zhuǎn)換為模擬信號;將 該模擬信號分解為N個并行的子模擬信號流;將上述N個并行的子模擬信號流進(jìn)行頻率搬 移;對上述N個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信號流;對上 述N個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得N個并行的解調(diào)信號;將上述N個并行的解調(diào)信 號合成第一數(shù)據(jù)。
[0012]本技術(shù)方案的發(fā)射電路可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路 子數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn)換器將該 大帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實施例可以 將大帶寬劃分成多個子帶,并且能夠在發(fā)送端和接收端獨立對多路子數(shù)字信號流進(jìn)行處 理,因而在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低處理的復(fù)雜度,從而提 聞了系統(tǒng)性能。
【專利附圖】
【附圖說明】
[0013]為了更清楚地說明本發(fā)明實施例的技術(shù)方案,下面將對本發(fā)明實施例中所需要使 用的附圖作簡單地介紹,顯而易見地,下面所描述的附圖僅僅是本發(fā)明的一些實施例,對于 本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0014]圖1是根據(jù)本發(fā)明的第一實施例的一種發(fā)射電路的示意性電路框圖。
[0015]圖2是根據(jù)本發(fā)明的第二實施例的一種發(fā)射電路的示意性電路框圖。
[0016]圖3是根據(jù)本發(fā)明的第三實施例的一種發(fā)射電路的示意性電路框圖。
[0017]圖4是根據(jù)本發(fā)明的第四實施例的一種發(fā)射電路的示意性電路框圖。
[0018]圖5是根據(jù)本發(fā)明的第五實施例的一種收發(fā)機(jī)的示意性電路框圖。
[0019]圖6是根據(jù)本發(fā)明的第六實施例的一種通信系統(tǒng)的示意性電路框圖。
[0020]圖7A和圖7B分別是根據(jù)本發(fā)明的第七實施例的一種發(fā)射電路和接收電路的電路 圖。
[0021]圖8A和圖SB分別是根據(jù)本發(fā)明的第八實施例的一種發(fā)射電路和接收電路的電路 圖。
[0022]圖9A和圖9B分別是根據(jù)本發(fā)明的第九實施例的一種發(fā)射電路和接收電路的電路圖。
[0023]圖10是根據(jù)本發(fā)明的第十實施例的一種收發(fā)機(jī)的電路圖。
[0024]圖11是根據(jù)本發(fā)明的第十一實施例的一種收發(fā)機(jī)的電路圖。
[0025]圖12是根據(jù)本發(fā)明的實施例的合成器的電路框圖。
[0026]圖13是根據(jù)本發(fā)明的第十二實施例的一種發(fā)射數(shù)據(jù)的方法的示意性流程圖。
[0027]圖14是根據(jù)本發(fā)明的第十三實施例的一種傳輸數(shù)據(jù)的方法的示意性流程圖。
[0028]圖15是根據(jù)本發(fā)明的第十四實施例的一種通信方法的示意性流程圖。
【具體實施方式】
[0029]下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完 整地描述,顯然,所描述的實施例是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā) 明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實施 例,都屬于本發(fā)明保護(hù)的范圍。
[0030]應(yīng)理解,本發(fā)明的技術(shù)方案可以應(yīng)用于各種通信系統(tǒng),例如:GSM (Global System of Mobile communication,全球移動通訊)系統(tǒng)、CDMA (Code Division Multiple Access, 碼分多址)系統(tǒng)、WCDMA( ,Wideband Code Division Multiple Access,寬帶碼分多址)系統(tǒng)、 GPRS (General Packet Radio Service,通用分組無線業(yè)務(wù))、LTE (Long Term Evolution, 長期演進(jìn))系統(tǒng)、LTE-A (Advanced long term evolution,先進(jìn)的長期演進(jìn))系統(tǒng)、UMTS (Universal Mobile Telecommunication System,通用移動通信系統(tǒng))等。
[0031]本發(fā)明實施例可以用于不同的制式的無線網(wǎng)絡(luò)。無線接入網(wǎng)絡(luò)在不同的系統(tǒng)中可 包括不同的網(wǎng)元。例如,LTE和LTE-A中無線接入網(wǎng)絡(luò)的網(wǎng)元包括eNB (eNodeB,演進(jìn)型基 站),WCDMA中無線接入網(wǎng)絡(luò)的網(wǎng)元包括RNC(Radio Network Controller,無線網(wǎng)絡(luò)控制器) 和 NodeB,類似地,WiMax (Worldwide Interoperability for Microwave Access,全球微 波互聯(lián)接入)等其它無線網(wǎng)絡(luò)也可以使用與本發(fā)明實施例類似的方案,只是基站系統(tǒng)中的 相關(guān)模塊可能有所不同,本發(fā)明實施例并不限定。
[0032]本發(fā)明的實施例提供了一種高速毫米波(特別是E-Band)系統(tǒng)的實施方案,可以應(yīng) 用于微波通信的回程(back haul)技術(shù)中,根據(jù)本發(fā)明的實施例并不限于此,也可用于其它微波或無線通信系統(tǒng),例如,無線點對點系統(tǒng)等等。
[0033]采用時域交錯采樣的方法或者頻域多通道采樣的方法解決高帶寬和高速度帶來 的ADC/DAC瓶頸時,除了需要對ADC/DAC的輸出信號進(jìn)行復(fù)雜的后處理之外,還容易造成傳 輸?shù)男盘柺д?,使得系統(tǒng)性能難以保證。這兩種方法對DAC/ADC的同步有很高的要求,導(dǎo)致 對多個DAC/ADC的聯(lián)合控制難度增大。
[0034]圖1是根據(jù)本發(fā)明的第一實施例的一種發(fā)射電路100的示意性電路框圖。數(shù)字接 口電路110、數(shù)字調(diào)制電路120、第一頻率搬移電路130、第一合成器140、第一數(shù)模轉(zhuǎn)換器 150和上變頻電路160。
[0035]數(shù)字接口電路110在預(yù)定帶寬上獲得待發(fā)送的第一數(shù)據(jù),并且將第一數(shù)據(jù)分解為 并行的N路第一子數(shù)字信號流,上述N路第一子數(shù)字信號流中的每個第一子數(shù)字信號流占 用的帶寬小于該預(yù)定帶寬,N為正整數(shù)。數(shù)字調(diào)制電路120接收上述N路第一子數(shù)字信號 流,并且對上述N路第一子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第一調(diào)制信號。第一頻率搬移 電路130接收上述N路第一調(diào)制信號,并且對上述N路第一調(diào)制信號進(jìn)行頻率搬移,其中經(jīng) 過頻率搬移后的上述N路第一調(diào)制信號中的相鄰第一調(diào)制信號之間沒有頻帶間隔。第一合 成器140,用于將經(jīng)過頻率搬移后的上述N路第一調(diào)制信號中的M路第一調(diào)制信號合并成第 一帶寬信號,M為正整數(shù)。第一數(shù)模轉(zhuǎn)換器150,用于接收第一帶寬信號,并且對第一帶寬信 號進(jìn)行數(shù)模轉(zhuǎn)化獲得第一模擬信號。上變頻電路160接收第一模擬信號,并且將第一模擬 信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送該射頻信號。
[0036]根據(jù)本發(fā)明的實施例可以將預(yù)定的帶寬拆分成N個子帶,并且對各個子帶獨立處 理,即獨立發(fā)送和接收。換句話說,可以在發(fā)射電路的發(fā)射通道中對N路子數(shù)字信號流進(jìn) 行獨立處理,將頻帶連續(xù)的N路子數(shù)字信號流中的至少一部分子數(shù)字信號流合成一個數(shù)據(jù) 流,并且通過一個DAC進(jìn)行數(shù)模變換,轉(zhuǎn)換得到的模擬信號通過模擬電路處理后由發(fā)送天 線發(fā)送出去。
[0037]具體來說,在發(fā)送端,數(shù)字接口單元將單個數(shù)據(jù)流或多個數(shù)據(jù)流分解成多路并行 的數(shù)據(jù)流(即多個子數(shù)字信號流),例如,可以將用戶的一路4比特的數(shù)據(jù)分解成4路I比特 的子數(shù)字信號流,或者將用戶的兩路2比特的數(shù)據(jù)分解成4路I比特的子數(shù)字信號流。然 后,數(shù)字調(diào)制器對N路子數(shù)字信號流進(jìn)行數(shù)字調(diào)制,得到具有相同的頻點的N路第一調(diào)制信 號,例如,數(shù)字調(diào)制電路可以分別使用N個FPGA對N個子數(shù)字信號流進(jìn)行調(diào)制。第一頻率 搬移電路可以分別使用N個頻率對N路第一調(diào)制信號進(jìn)行頻率搬移,得到N路頻率連續(xù)的、 沒有頻帶間隔的調(diào)制信號,例如,第一頻率搬移電路可以分別使用N個混頻器以及對應(yīng)的N 個本地振蕩器對N路第一調(diào)制信號進(jìn)行頻率搬移。第一合成器將N路調(diào)制信號中的至少一 部分調(diào)制信號合成大帶寬信號。一個高速DAC對該大帶寬信號進(jìn)行模擬轉(zhuǎn)換,并且經(jīng)過上 變頻電路發(fā)送出去。由于在發(fā)送端對每個子帶進(jìn)行了獨立的處理,使得在接收端可以通過 帶通濾波器將每個子帶拆分出來,并且通過低速ADC采樣得到子數(shù)字信號流,最后獨立地 對每個子帶的子數(shù)字信號進(jìn)行數(shù)字解調(diào)。
[0038]應(yīng)理解,每個第一子數(shù)字信號流占用的帶寬可以相等也可以不相等,并且M可以 小于N,也可以等于N。例如,當(dāng)M小于N時,部分子數(shù)字信號流被合成為大帶寬信號;當(dāng)M 等于N時,所有的子數(shù)字信號流被合成為大帶寬信號。
[0039]根據(jù)本發(fā)明的實施例的發(fā)射電路可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路子數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn) 換器將該大帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實 施例可以將大帶寬劃分成多個子帶,并且能夠在發(fā)送端和接收端獨立對多路子數(shù)字信號流 進(jìn)行處理,因而在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低收發(fā)機(jī)信號處 理的復(fù)雜度,從而提高了系統(tǒng)性能。
[0040]由于經(jīng)過頻率搬移后多路調(diào)制信號之間沒有頻帶間隔,因此,提高了頻譜的利用率。
[0041]另外,由于在發(fā)射端多個子通道僅使用一個高速DAC和一套模擬中頻電路,因此, 并且節(jié)省了發(fā)射電路的器件和成本。
[0042]根據(jù)本發(fā)明的實施例,第一合成器480可以包括加法器,該加法器用于將經(jīng)過頻 率搬移的上述N個第一調(diào)制信號相加,以合并成第一寬帶信號。
[0043]根據(jù)本發(fā)明的實施例,N可以至少為4,根據(jù)本發(fā)明的實施例并不限于此,N也可以 小于4。另外,第一數(shù)據(jù)可以為至少一個二進(jìn)制數(shù)字信號流。
[0044]圖2是根據(jù)本發(fā)明的第二實施例的一種發(fā)射電路200的示意性電路框圖。圖2的 實施例的發(fā)射電路可以采用兩個以上的合成器和數(shù)模轉(zhuǎn)換器。
[0045]圖2的發(fā)射電路包括:數(shù)字接口電路210、數(shù)字調(diào)制電路220、第一頻率搬移電路 230、第一合成器240、第一數(shù)模轉(zhuǎn)換器250和上變頻電路260,其與圖1的數(shù)字接口電路 110、數(shù)字調(diào)制電路120、第一頻率搬移電路130、第一合成器140、第一數(shù)模轉(zhuǎn)換器150和上 變頻電路160類似,在此不再贅述。
[0046]圖2的發(fā)射電路200還包括:第二合成器270和第二數(shù)模轉(zhuǎn)換器280。
[0047]第二合成器270將經(jīng)過頻率搬移后的上述N路第一調(diào)制信號中的L路第一調(diào)制信 號合并成第二帶寬信號,其中該L路第一調(diào)制信號與該M路第一調(diào)制信號不同,即L路第一 調(diào)制信號為N路第一調(diào)制信號中除M路第一調(diào)制信息之外的信號,L為正整數(shù)。第二數(shù)模 轉(zhuǎn)換器280接收第二帶寬信號,并且對第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號,其 中上變頻電路260用于接收第一模擬信號和第二模擬信號,并且將第一模擬信號和第二模 擬信號合并成該射頻信號。
[0048]例如,第一頻率搬移電路可以分別使用N個具有相同間隔的頻率對N路第一調(diào)制 信號進(jìn)行頻率搬移,以便經(jīng)過頻率搬移后的N路第一調(diào)制信號的帶寬連續(xù),即N路第一調(diào)制 信號的帶寬相鄰接。第一頻率搬移電路還可以分別使用L個具有相同間隔的頻率對L路第 一調(diào)制信號進(jìn)行頻率搬移,而分別使用M個具有相同間隔的頻率對M路第一調(diào)制信號進(jìn)行 頻率搬移,在這種情況下,第一模擬信號和第二模擬信號可能存在帶寬重疊或頻率間隔。
[0049]可選地,作為另一實施例,上變頻電路160還在將第一模擬信號和第二模擬信號 合并成該射頻信號之前,分別對第一模擬信號和第二模擬信號進(jìn)行頻率搬移。
[0050]例如,在第一模擬信號和第二模擬信號存在帶寬重疊或者存在頻帶間隔的情況 下,可以進(jìn)一步對第一模擬信號和第二模擬信號進(jìn)行頻率搬移,以便經(jīng)過頻率搬移后的第 一模擬信號和第二模擬信號的帶寬連續(xù)且沒有頻率間隔或重疊。
[0051]圖3是根據(jù)本發(fā)明的第三實施例的一種發(fā)射電路300的示意性電路框圖。圖3的 實施例的發(fā)射電路包括對應(yīng)于多個天線(例如,第一天線和第二天線)中的每個天線的發(fā)射 電路,從而能夠支持多天線系統(tǒng)。第一天線對應(yīng)的發(fā)射電路與第二天線對應(yīng)的發(fā)射電路中的各個單元的功能相同。
[0052]對應(yīng)于第一天線,圖3的發(fā)射電路300包括:數(shù)字接口電路310、數(shù)字調(diào)制電路 320、第一頻率搬移電路330、第一合成器340、第一數(shù)模轉(zhuǎn)換器350和第一上變頻電路360, 其與圖1的數(shù)字接口電路110、數(shù)字調(diào)制電路120、第一頻率搬移電路130、第一合成器140、 第一數(shù)模轉(zhuǎn)換器150和上變頻電路160類似,在此不再贅述。
[0053]根據(jù)本發(fā)明的實施例,對應(yīng)于第二天線,數(shù)字接口電路310還在該預(yù)定帶寬上獲 得待發(fā)送的第二數(shù)據(jù),并且將第二數(shù)據(jù)分解為并行的N路第二子數(shù)字信號流,其中上述N路 第二子數(shù)字信號流中的每個第二子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬,作為一種實施 例可以使得M = N ;數(shù)字調(diào)制電路320還接收上述N路第二子數(shù)字信號流,并且對上述N路 第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第二調(diào)制信號。
[0054]對應(yīng)于第二天線,圖3的發(fā)射電路300還包括:第二頻率搬移電路370第二合成器 380第二數(shù)模轉(zhuǎn)換器390和第二上變頻電路395。
[0055]第二頻率搬移電路370接收上述N路第二調(diào)制信號,并且對上述N路第二調(diào)制信 號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的上述N路第二調(diào)制信號中的相鄰第二調(diào)制信號之 間沒有頻帶間隔。第二合成器380將經(jīng)過頻率搬移后的上述N路第二調(diào)制信號合并成第二 帶寬信號。第二數(shù)模轉(zhuǎn)換器390接收第二帶寬信號,并且對第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲 得第二模擬信號。第一上變頻電路360接收第一模擬信號,并且將第一模擬信號轉(zhuǎn)換為第 一射頻信號,以便在第一天線上發(fā)送第一射頻信號。第二上變頻電路395接收第二模擬信 號,并且將第二模擬信號轉(zhuǎn)換為第二射頻信號,以便在第二天線上發(fā)送第二射頻信號。
[0056]根據(jù)本發(fā)明的實施例,數(shù)字調(diào)制電路320包括N個調(diào)制器,上述N個調(diào)制器分別對 上述N個第一子數(shù)字信號流進(jìn)行調(diào)制,并且上述N個調(diào)制器分別對上述N個第二子數(shù)字信 號流進(jìn)行調(diào)制。
[0057]例如,上述調(diào)制器可以由FPGA來實現(xiàn),對應(yīng)于第一天線的第一子數(shù)字信號流和對 應(yīng)于第二天線的第二子數(shù)字信號流使用相同的FPGA進(jìn)行數(shù)字調(diào)制。換句話說,從相同的 FPGA輸出的第一調(diào)制信號和第二調(diào)制信號可以輸出到使用相同的頻率進(jìn)行頻率搬移的混 頻器。因為每個頻域子通道的獨立性,使得高復(fù)雜度的數(shù)字處理器件和FPGA可以分布于多 個不同的DSP/FPGA片/板中,從而使得實現(xiàn)更加容易和靈活。
[0058]在M = N的情況下,對應(yīng)于第一天線的第一數(shù)據(jù)或?qū)?yīng)于第二天線的第二數(shù)據(jù)對 應(yīng)的子數(shù)字信號流被合成一個大帶寬信號,并且使用一個DAC進(jìn)行數(shù)模轉(zhuǎn)換,即在發(fā)射端, 每個天線對應(yīng)的所有子通道僅使用一個高速DAC和一套模擬中頻電路,因此,并且節(jié)省了 發(fā)射電路的器件和成本。
[0059]圖4是根據(jù)本發(fā)明的第四實施例的一種發(fā)射電路400的示意性電路框圖。圖4的 實施例的發(fā)射電路包括對應(yīng)于多極化(例如,H極和V極化)的發(fā)射電路,從而能夠支持多極 化天線系統(tǒng)。
[0060]圖4的發(fā)射電路400包括:數(shù)字接口電路410、數(shù)字調(diào)制電路420、第一頻率搬移電 路430、第一合成器440、第一數(shù)模轉(zhuǎn)換器450和第一上變頻電路460,其與圖1的數(shù)字接口 電路110、數(shù)字調(diào)制電路120、第一頻率搬移電路130、第一合成器140、第一數(shù)模轉(zhuǎn)換器150 和上變頻電路160類似,在此不再贅述。
[0061]發(fā)射電路400的發(fā)射天線為雙極化天線,數(shù)字調(diào)制電路420在H極化上對上述N路第一子數(shù)字信號流進(jìn)行調(diào)制,并且優(yōu)選M = N。
[0062]數(shù)字接口電路410還在該預(yù)定帶寬上獲得待發(fā)送的第二數(shù)據(jù),并且將第二數(shù)據(jù)分 解為并行的K路第二子數(shù)字信號流,上述K路第二子數(shù)字信號流中的每個第二子數(shù)字信號 流占用的帶寬小于該預(yù)定帶寬,K為正整數(shù)。
[0063]數(shù)字調(diào)制電路420還接收上述K路第二子數(shù)字信號流,并且在V極化上對上述K 路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得K路第二調(diào)制信號。
[0064]發(fā)射電路300還包括:第二數(shù)字調(diào)制電路425、第二頻率搬移電路470、第二合成器 480、第二數(shù)模轉(zhuǎn)換器490、第二數(shù)模轉(zhuǎn)換器490、第二上變頻電路495和耦合器465。
[0065]第二數(shù)字調(diào)制電路425接收上述K路第二子數(shù)字信號流,并且在V極化上對上述 K路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得K路第二調(diào)制信號;第二頻率搬移電路470接收上 述K路第二調(diào)制信號,并且對上述K路第二調(diào)制信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的 該K路第二調(diào)制信號中的相鄰第二調(diào)制信號之間沒有頻帶間隔;第二合成器將經(jīng)過頻率搬 移后的上述K路第二調(diào)制信號合并成第二帶寬信號;第二數(shù)模轉(zhuǎn)換器490接收第二帶寬信 號,并且對第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號;其中第一上變頻電路460,接收 第一模擬信號,并且將第一模擬信號轉(zhuǎn)換為第一射頻信號。第二上變頻電路495,接收第二 模擬信號,并且將第二模擬信號轉(zhuǎn)換為第二射頻信號。耦合器465將第一射頻信號和第二 射頻信號進(jìn)行耦合,以便在該雙極化天線上發(fā)送第一射頻信號和第二射頻信號。
[0066]根據(jù)本發(fā)明的實施例,數(shù)字調(diào)制電路420包括N+K個調(diào)制器,其中上述N個該調(diào)制 器分別對上述N個第一子數(shù)字信號流進(jìn)行調(diào)制,該K個調(diào)制器分別對該K個第二子數(shù)字信 號流進(jìn)行調(diào)制,其中N可以等于K。
[0067]圖5是根據(jù)本發(fā)明的第五實施例的一種收發(fā)機(jī)500的不意性電路框圖。收發(fā)機(jī)500 包括:接收電路和發(fā)射電路。圖5的發(fā)射電路可以包括:數(shù)字接口電路510、數(shù)字調(diào)制電路 520、第一頻率搬移電路530、第一合成器540、第一數(shù)模轉(zhuǎn)換器550和上變頻電路560,其與 圖1的數(shù)字接口電路110、數(shù)字調(diào)制電路120、第一頻率搬移電路130、第一合成器140、第一 數(shù)模轉(zhuǎn)換器150和上變頻電路160類似,在此不再贅述。
[0068]上述接收機(jī)電路可以包括:下變頻電路595、中頻功率分配器590、第二頻率搬移 電路580和N個模數(shù)轉(zhuǎn)換器570。
[0069]下變頻電路595將在接收天線上接收的射頻信號轉(zhuǎn)換為模擬信號。中頻功率分配 器590將該模擬信號分解為N個并行的子模擬信號流。第二頻率搬移電路580將上述N個 并行的子模擬信號流進(jìn)行頻率搬移。N個模數(shù)轉(zhuǎn)換器570對上述N個并行的子模擬信號流 分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信號流。數(shù)字解調(diào)電路525對上述N個并行數(shù)字信 號流進(jìn)行解調(diào)處理,獲得N個并行的解調(diào)信號。數(shù)字接口電路510將上述N個并行的解調(diào) 信號合成第二數(shù)據(jù)。
[0070]根據(jù)本發(fā)明的實施例可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路子 數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn)換器將該大 帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實施例可以將 大帶寬劃分成多個子帶,并且在發(fā)送端和接收端獨立對多路子數(shù)字信號流進(jìn)行處理,因而 在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低收發(fā)機(jī)信號處理的復(fù)雜度,從 而提聞了系統(tǒng)性能。[0071]根據(jù)本發(fā)明的實施例,可以在接收端通過頻域子通道采樣的方式,降低了對ADC 的要求,并且在發(fā)射端,通過數(shù)字域的子通道劃分,使得接收端可以對每個獨立的頻域子通 道進(jìn)行處理。一方面,每個頻域子通道可以獨立傳輸數(shù)據(jù),從而提高了系統(tǒng)的靈活性。另一 方面,因為每個頻域子通道的獨立性,使得高復(fù)雜度的數(shù)字處理器件和FPGA可以分布于多 個不同的DSP/FPGA片/板中,同時只使用一個高速DAC和一套模擬發(fā)射中頻電路,節(jié)省了 相關(guān)的器件和成本。
[0072]圖6是根據(jù)本發(fā)明的第六實施例的一種通信系統(tǒng)600的示意性電路框圖。通信系 統(tǒng)600包括發(fā)射機(jī)和接收機(jī)。
[0073]圖6的發(fā)射機(jī)包括圖1、圖2、圖3或圖4的發(fā)射電路。該發(fā)射電路包括:數(shù)字接 口電路610、數(shù)字調(diào)制電路620、第一頻率搬移電路630、第一合成器540、第一數(shù)模轉(zhuǎn)換器 650和上變頻電路660,其與圖1的數(shù)字接口電路110、數(shù)字調(diào)制電路120、第一頻率搬移電 路130、第一合成器140、第一數(shù)模轉(zhuǎn)換器150和上變頻電路160類似,在此不再贅述。
[0074]該接收機(jī)包括:下變頻電路665、中頻功率分配器655、第二頻率搬移電路645、Q個 模數(shù)轉(zhuǎn)換器635、數(shù)字解調(diào)電路625和數(shù)字接口電路615。
[0075]下變頻電路665將在接收天線上接收的該射頻信號轉(zhuǎn)換為模擬信號。中頻功率分 配器655將該模擬信號分解為Q個并行的子模擬信號流。第二頻率搬移電路645將所述Q 個并行的子模擬信號流進(jìn)行頻率搬移。Q個模數(shù)轉(zhuǎn)換器635對上述Q個并行的子模擬信號 流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得Q個并行的數(shù)字信號流。數(shù)字解調(diào)電路625對上述Q個并行數(shù)字 信號流進(jìn)行解調(diào)處理,獲得Q個并行的解調(diào)信號。數(shù)字接口電路615將上述Q個并行的解 調(diào)信號合成第一數(shù)據(jù),其中在應(yīng)用中,Q可以等于N。
[0076]根據(jù)本發(fā)明的實施例可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路子 數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn)換器將該大 帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實施例可以將 大帶寬劃分成多個子帶,并且在發(fā)送端和接收端獨立對多路子數(shù)字信號流進(jìn)行處理,因而 在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低收發(fā)機(jī)信號處理的復(fù)雜度,從 而提聞了系統(tǒng)性能。
[0077]根據(jù)本發(fā)明的實施例,可以在接收端通過頻域子通道采樣的方式,降低了對ADC 的要求,并且在發(fā)射端,通過數(shù)字域的子通道劃分,使得接收端可以對每個獨立的頻域子通 道進(jìn)行處理。一方面,每個頻域子通道可以獨立傳輸數(shù)據(jù),從而提高了系統(tǒng)的靈活性。另一 方面,因為每個頻域子通道的獨立性,使得高復(fù)雜度的數(shù)字處理器件和FPGA可以分布于多 個不同的DSP/FPGA片/板中,同時只使用一個高速DAC和一套模擬發(fā)射中頻電路,節(jié)省了 相關(guān)的器件和成本。
[0078]下面結(jié)合具體例子,更加詳細(xì)地描述本發(fā)明的實施例。圖10是根據(jù)本發(fā)明的第十 實施例的一種收發(fā)機(jī)的電路圖。圖12是根據(jù)本發(fā)明的實施例的合成器的電路框圖。圖10 的收發(fā)機(jī)是圖5的收發(fā)機(jī)的例子。
[0079]參見圖10,收發(fā)機(jī)的發(fā)射電路包括一個DAC,而收發(fā)機(jī)的接收電路包括N個ADC,即 ADC的數(shù)目為DAC的數(shù)目的N倍。收發(fā)機(jī)可分為三部分:數(shù)字調(diào)制解調(diào)部分、模擬中頻部分 和模擬射頻部分,這里模擬中頻部分和模擬射頻部分,下面詳細(xì)描述收發(fā)機(jī)的工作原理。
[0080]參見圖10,在發(fā)射端,數(shù)字接口電路1001在預(yù)定帶寬(例如5GHz)上獲得數(shù)據(jù)并且將該數(shù)據(jù)分解為并行的N路子數(shù)字信號流,每個子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬。例如,如果將總帶寬為5GHz的數(shù)據(jù)分解為4路數(shù)字信號流(即4個子通道),則每路子數(shù)字信號流的帶寬為1.25GHz。舉例來說,一個4比特的數(shù)據(jù)可以被分成4個I比特,或者兩個2bit的數(shù)據(jù)可以被分成4個I比特,分別在4個子通道中傳輸。
[0081]由N個(例如,4個)現(xiàn)場可編程門陣列(FPGA) 1002^1005組成的數(shù)字調(diào)制電路接收上述N路子數(shù)字信號流,并且對上述N路子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路調(diào)制信號, 其中N個FPGA 1002~1005與N路子數(shù)字信號流——對應(yīng)。根據(jù)本發(fā)明的實施例也可以采用專用集成電路(Application Specific Integrated Circuit, ASIC)等實現(xiàn)數(shù)字調(diào)制電路。
[0082]數(shù)據(jù)調(diào)制電路的工作原理如下:N個子數(shù)字信號流分別由N個FPGA1002~1005獨自進(jìn)行處理。每個FPGA的功能相同,各個子通道的FPGA處理主要(采用單載波或多載波調(diào)制方式)完成對數(shù)字信號的調(diào)制。其中,對子數(shù)字信號流的調(diào)制包括并不限于信道編碼、符號映射調(diào)制、OFDM調(diào)制、脈沖成形、采樣率轉(zhuǎn)換、預(yù)加重、預(yù)均衡、峰均比抑制等。每個FPGA可以包括:編碼模塊,用于對輸入子數(shù)字信號流進(jìn)行編碼,例如,低密度奇偶校驗 (Low-density Parity-check, LDPC)編碼;星座點映射模塊,用于將輸入的子數(shù)字信號流映射到對應(yīng)的星座點,例如,64相正交振幅調(diào)制(Quadrature Amplitude Modulation, QAM);快速傅立葉反變換(Inverse Fast Fourier Transform, IFFT)模塊,用于對輸入的子數(shù)字信號流進(jìn)行傅里葉反變換,以將頻域信號轉(zhuǎn)換成時域信號;加窗模塊,用于對輸入的時域信號同時或者單獨加時域窗和頻域窗;成幀模塊,用于在信號中插入前導(dǎo)序列等,以完成組幀功能;采樣率變換模塊,用于將采樣率轉(zhuǎn)變到DAC的采樣率。通過FPGA 數(shù)字調(diào)制后,每個FPGA輸出的調(diào)制信號的中心頻點在1.2GHz,有用信號占用的帶寬為 0.5750GHz-l.8250GHz。
[0083]由N個混頻器1006~1009以及N個本地振蕩器f廣fN組成的頻率搬移電路接收上述N路調(diào)制信號,并且對上述N路調(diào)制信號進(jìn)行混頻和頻率搬移。例如,假設(shè)N = 4,如果每個FPGA輸出的調(diào)制信號的中心頻點在1.2GHz,并且本地振蕩器的頻率選擇 A=OGHz, f2=l.25GHz, f3=2.5GHz, f4=3.75GHz,則經(jīng)過頻率搬移后,混頻器 1006~1009 輸出的調(diào)制信號的中心頻點分別變?yōu)?.2GHzU.45GHz,3.6GHz和4.95GHz,總共占用的頻帶為 0.5750GHz-5.5750GHz,并且相鄰調(diào)制信號之間沒有頻帶間隔。
[0084]合成器1010將經(jīng)過頻率搬移后的上述N路調(diào)制信號合并成大帶寬信號。參見圖12,合成器1010可以包括加法器1210和SINC函數(shù)1220。合成器1010將數(shù)據(jù)流I 至數(shù)據(jù)流N (經(jīng)過頻率搬移后的N路調(diào)制信號)相加。例如,假設(shè)N = 4,選擇f?1=0GHZ, f2=l.25GHz,f3=2.5GHz,f4=3.75GHz,將4個子帶的拼接成5GHz的大帶寬信號,也就是 0.5750GHz-5.5750GHz。SINC函數(shù)1220用于對合成的大帶寬信號進(jìn)行補償,并將補償后的信號輸出到DAC1011。
[0085]DAC1011從合成器1010接收大帶寬信號,并且對該大帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得模擬信號,并且將輸出的模擬信號輸出到上變頻電路。
[0086]上變頻電路接收DAC1011輸出的模擬信號,并且將該模擬信號轉(zhuǎn)換為射頻信號, 以便在天線上發(fā)送該射頻信號,上變頻電路可以包括模擬中頻部分的上變頻和模擬射頻部分的上變頻。具體而言,在模擬中頻部分中,DAC1011輸出的模擬信號經(jīng)過混頻器1012和本地振蕩器fIF進(jìn)行模擬中頻調(diào)制(即第一次上變頻),然后經(jīng)過帶通濾波器(Band Pass Filter, BPF) 1013進(jìn)行濾波,再經(jīng)過放大器1014進(jìn)行放大,最后將放大后的模擬信號輸出 到模擬射頻部分。在模擬射頻部分中,從模擬中頻部分輸出的模擬信號經(jīng)過混頻器1015和 本地振蕩器fKF進(jìn)行上變頻(第二次上變頻),經(jīng)過放大器1016進(jìn)行放大,然后經(jīng)過BPF1017 進(jìn)行濾波,再經(jīng)過放大器1018進(jìn)行放大后,最后經(jīng)過雙工器1019送入到天線1020進(jìn)行發(fā) 射。
[0087]在接收端,天線1020接收來自對端收發(fā)機(jī)發(fā)射的射頻信號,該射頻信號經(jīng)過雙工 器1019進(jìn)入收發(fā)機(jī)的接收電路,然后經(jīng)過BPF1049進(jìn)行濾波,再經(jīng)過放大器1048進(jìn)行射頻 放大,最后經(jīng)過混頻器1047和本地振蕩器fKF進(jìn)行下變頻,得到模擬中頻信號。
[0088]模擬中頻信號經(jīng)過中頻功率分配器1046,得到分別在N個子信道中傳輸?shù)腘個相 同頻點的并行子模擬信號流。每個子模擬信號流經(jīng)過各自的放大器1042?1045進(jìn)行放大, 然后經(jīng)過BPF1038?1041進(jìn)行濾波,再經(jīng)過混頻器1034?1037和本地振蕩器f/?fN’進(jìn)行頻 率搬移(中頻下變頻),將其搬移到期望的頻率上,最后經(jīng)過BPF103(T1033進(jìn)行濾波。經(jīng)過各 個中頻處理后的各個子模擬信號的頻點相同,也就是與發(fā)送端FPGA輸出信號的頻點相同。
[0089]經(jīng)過中頻處理后的多個并行子數(shù)據(jù)流經(jīng)過各自的ADC進(jìn)行采樣得到各個子通道 的子數(shù)字信號流(即離散采樣信號),并輸出到由N個FPGA組成的數(shù)字解調(diào)電路進(jìn)行解調(diào)處 理。
[0090]數(shù)字解調(diào)電路的工作原理如下:各個子通道的子數(shù)字信號流經(jīng)過各自的FPGA處 理,得到各個子數(shù)字信號流對應(yīng)的發(fā)送比特判決信號。各個子通道的FPGA處理主要完成對 數(shù)字信號的解調(diào),包括單載波或多載波調(diào)制方式。其中,對數(shù)字信號的解調(diào)包括并不局限于 信道估計、編碼解調(diào)、采樣率轉(zhuǎn)換,同步,均衡等。每個FPGA可以包括:采樣率變換模塊,用 于將ADC采樣率變換到符號率的采樣率;自動增益控制模塊,用于通過對輸入的信號功率 進(jìn)行估計,并調(diào)整模擬器件的增益;幀同步模塊,用于完成幀同步功能;頻偏估計與補償模 塊,用于對載波頻偏和采樣頻率頻偏進(jìn)行估計和補償;FFT模塊,用于將時域信號轉(zhuǎn)換成頻 域信號;信道估計模塊,用于完成信道估計,從而對信號實現(xiàn)相干檢測;殘余頻偏估計與補 償模塊,用于對殘留的載波頻偏和采樣頻率頻偏進(jìn)行估計和補償;相噪消除模塊,用于對射 頻器件弓IA的相位噪聲進(jìn)行消除;解碼模塊,用于完成數(shù)據(jù)的解碼。
[0091]經(jīng)過FPGA處理的多個子通道的發(fā)送比特判決信號經(jīng)過數(shù)字接口電路1001,合成 得到一個高速的接收判決信號。
[0092]根據(jù)本發(fā)明的實施例,可以在接收端通過頻域子通道采樣的方式,降低了對ADC 的要求,并且在發(fā)射端,通過數(shù)字域的子通道劃分,使得接收端可以對每個獨立的頻域子通 道進(jìn)行處理。一方面,每個頻域子通道可以獨立傳輸數(shù)據(jù),從而提高了系統(tǒng)的靈活性。另一 方面,因為每個頻域子通道的獨立性,使得高復(fù)雜度的數(shù)字處理器件和FPGA可以分布于多 個不同的DSP/FPGA片/板中,同時只使用一個高速DAC和一套模擬發(fā)射中頻電路,節(jié)省了 相關(guān)的器件和成本。
[0093]圖11是根據(jù)本發(fā)明的第十一實施例的一種收發(fā)機(jī)的電路圖。圖11的收發(fā)機(jī)中的 發(fā)射電路是圖2的實施例的例子。
[0094]與圖10的實施例不同的是,圖11收發(fā)機(jī)的發(fā)射電路可以包括M個DAC,而接收電 路的ADC的數(shù)目為N*M,即ADC的數(shù)目為DAC的數(shù)目的N倍。[0095]參見圖11,在發(fā)射端,數(shù)字接口電路1101在預(yù)定帶寬(例如,5GHz)上獲得數(shù)據(jù)并且將該數(shù)據(jù)分解為并行的M*N路子數(shù)字信號流,每個子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬。例如,如果將總帶寬為5GHz的數(shù)據(jù)分解為2*N路子數(shù)字信號流(即2*N個子通道), 則每路子數(shù)字信號流的帶寬為5/(2*N)GHz。
[0096]由2*N個FPGAl 102~1105組成的數(shù)字調(diào)制電路接收2*N路子數(shù)字信號流,并且對上述2*N路子數(shù)字信號流進(jìn)行調(diào)制,以獲得2*N路調(diào)制信號,其中2*N個FPGAl 102~1105與 2*N路子數(shù)字信號流一一對應(yīng)。每個FPGA輸出的調(diào)制信號的中心頻點在1.2GHz(假設(shè)N = 2),有用信號占用的帶寬為0.5750GHz-l.8250GHz。
[0097]由N個混頻器1106~1107以及頻率為f^fN的N個本地振蕩器f^fN組成的頻率搬移電路接收N個FPGAl 102~1103輸出的N路調(diào)制信號,并且對上述N路調(diào)制信號進(jìn)行混頻和頻率搬移。由另外N個混頻器1108~1109以及頻率為f^fN的N個本地振蕩器組成的頻率搬移電路接收N個FPGA11041105輸出的N路調(diào)制信號,并且對上述N路調(diào)制信號進(jìn)行混頻和頻率搬移。例如,假設(shè)N = 2,如果每個FPGA輸出的調(diào)制信號的中心頻點在1.2GHz, 并且本地振蕩器的頻率選擇A=OGHz,f2=l.25GHz,則經(jīng)過頻率搬移后,混頻器1106~1109輸出的調(diào)制信號的中心頻點分別變?yōu)?.2GHz、2.45GHz、1.2GHz和2.45GHz。
[0098]合成器1110將經(jīng)過N個混頻器1006~1007進(jìn)行頻率搬移后的N路調(diào)制信號合并成大帶寬信號。合成器1111將經(jīng)過N個混頻器IOOf 1009進(jìn)行頻率搬移后的N路調(diào)制信號合并成大帶寬信號。例如,假設(shè)N = 2,選擇f^OGHz,f2=l.25GHz,合成器1110和合成器 1111各自將2個子帶拼接成2.5GHz的大帶寬信號,也就是0.5750GHz-3.0750GHz,并且相鄰調(diào)制信號之間沒有頻帶間隔。
[0099]DACl 111和DACl 112分別從合成器1110和合成器1111接收兩個大帶寬信號,對這兩個大帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得模擬信號,并且將輸出的模擬信號輸出到上變頻電路。
[0100]上變頻電路接收DAC1111和DACl112輸出的模擬信號,并且將模擬信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送該射頻信號。具體而言,在模擬中頻部分中,DAC1111和DAC1112 輸出的模擬信號分別經(jīng)過BPF1113和BPF1114進(jìn)行濾波,經(jīng)過混頻器1115和本地振蕩器 gl以及混頻器1116和本地振蕩器gm進(jìn)行中頻上變頻和頻率搬移,然后經(jīng)過BPF1117和 BPF1118進(jìn)行濾波,再經(jīng)過放大器1119和放大器1120進(jìn)行放大,最后利用中頻功率合成器 1116將放大器1119和放大器1120輸出的和放大的兩個模擬信號進(jìn)行合成處理后輸出到模擬射頻部分,其中&和gm之間的差為2.5GHz,以便中頻功率合成器1116將兩個模擬信號的拼接成5GHz的大帶寬信號,即0.5750GHz-5.5750GHz。圖11的模擬射頻部分包括混頻器 1121、本地振蕩器f。、放大器1122、BPF1123和放大器1124,與圖10的模擬射頻部分的各個單元類似,在此不再贅述。最后,模擬射頻部分的輸出經(jīng)過雙工器1125送入到天線1126進(jìn)行發(fā)射。
[0101]圖11的收發(fā)機(jī)中的接收電路的放大器1127、混頻器1128和本地振蕩器f。、中頻功率分配器 1129、放大器 1130~1133、BPF1134~1137、BPF1142~1145、ADCl 146^1149 和 FPGAl 150^1153的功能與圖10的接收電路的各個單元類似,在此不再贅述。圖11的接收電路與圖10的接收電路不同的是,混頻器1138~1139和頻率為f\+gl的本地振蕩器對 BPF1134~1135的輸出進(jìn)行頻率搬移,而混頻器1140~1141和頻率為fm+gm的本地振蕩器對 BPF1136~1137的輸出進(jìn)行頻率搬移。[0102]圖7A和圖7B分別是根據(jù)本發(fā)明的第七實施例的一種發(fā)射電路和接收電路的電路圖。圖7A和圖7B的發(fā)射電路和接收電路是圖4的實施例的例子。
[0103]圖1k的實施例的發(fā)射電路在H極化和V極化分別對大帶寬信號進(jìn)行調(diào)制得到H 極化信號和V極化信號,然后通過雙極化天線分別將H和V極化信號發(fā)送出去,圖7B的接收電路從雙極化天線接收并解調(diào)出H極化信號和V極化信號。
[0104]發(fā)射電路的天線720和接收電路的天線770為雙極化天線,數(shù)字調(diào)制電路分別在H 極化和V極化上對N路子數(shù)字信號流進(jìn)行調(diào)制。圖7A的實施例包括兩個DAC711和DAC731, 分別對應(yīng)于H極化和V極化。
[0105]參見圖7A,在發(fā)射端,對應(yīng)于H極化,數(shù)字接口電路701分別在預(yù)定帶寬(例如, 5GHz)上獲得數(shù)據(jù)并且將該數(shù)據(jù)分解為并行的N路子數(shù)字信號流。同樣,對應(yīng)于DAC731,數(shù)字接口電路701可以得到N路子數(shù)字信號流。
[0106]與H極化對應(yīng)的發(fā)射電路包括:N個FPGA702~705、N個混頻器706~709和頻率為 f^fN的本地振蕩器、合成器710、DAC711、BPF713、放大器714、混頻器715和頻率為fKF的本地振蕩器、放大器716、BPF717以及放大器718,這些單元的功能與圖10的發(fā)射電路對應(yīng)單元類似,在此不再贅述。與V極化對應(yīng)的發(fā)射電路包括:N個FPGA722~725、N個混頻器 726~729和頻率為的本地振蕩器、合成器730、DAC731、BPF733、放大器734、混頻器735 和頻率為fKF的本地振蕩器、放大器736、BPF737以及放大器738,同樣,這些單元與圖10的發(fā)射電路的對應(yīng)單元類似,在此不再贅述。與圖10的發(fā)射電路不同的是,放大器718和放大器738分別將H極化信號和V極化信號發(fā)送給耦合器(OMT) 719,耦合器719將H極化信號和V極化信號轉(zhuǎn)換為雙極化信號輸出給雙極化720天線。
[0107]參見圖7B,在接收端,耦合器769將從雙極化天線770接收到的雙極化信號轉(zhuǎn)換成 H極化信號和V極化信號。
[0108]與H極化對應(yīng)的接收電路包括:BPF768、放大器767、混頻器766和本地振蕩器fKF、 中頻功率分配器765、放大器761~764、BPF757~760、混頻器753~756和頻率為f/~fN’的本地振蕩器BPF749~752、ADC745~748和FPGA741~744,這些單元與圖10的接收電路的各個單元類似,在此不再贅述。與V極化對應(yīng)的接收電路包括:BPF798、放大器797、混頻器796和本地振蕩器fKF、中頻功率分配器785、放大器791~794、BPF787~790、混頻器783~786和頻率為f/~fN’的本地振蕩器、BPF779~782、ADC775~778和FPGA771~774,這些單元與圖10的接收電路的各個單元類似,在此不再贅述。與圖10的接收電路不同的是,耦合器769接收雙極化天線770接收的雙極化信號,將雙極化信號轉(zhuǎn)換成H極化信號和V極化信號,并且分別輸出給放大器768和放大器798。
[0109]圖8A和圖SB分別是根據(jù)本發(fā)明的第八實施例的一種發(fā)射電路和接收電路的電路圖。圖8A和圖8B的發(fā)射電路和接收電路是圖3的實施例的例子。
[0110]圖8A實施例的發(fā)射電路對應(yīng)于多個天線f天線M,圖8B的接收電路對應(yīng)于多個天線廣天線N。
[0111]在發(fā)射端,對應(yīng)于每根天線,分別對大帶寬信號進(jìn)行調(diào)制,然后通過每根天線發(fā)送出去。在接收端,對應(yīng)于每根天線,對多路信號進(jìn)行相應(yīng)的接收和解調(diào)。
[0112]參見圖8A,在發(fā)射端,對應(yīng)于每根天線,數(shù)字接口電路701分別在預(yù)定帶寬(例如, 5GHz)上獲得數(shù)據(jù)并且將該數(shù)據(jù)分解為并行的N路子數(shù)字信號流。[0113]對應(yīng)于天線1,發(fā)射電路包括:N個FPGA802~805、N個混頻器806~809和頻率為 f^fN的本地振蕩器、合成器810、DAC811、混頻器812和頻率為fIF的本地振蕩器、BPF813、 放大器814、混頻器815和頻率為fKF的本地振蕩器、放大器816、BPF817以及放大器818, 這些單元的功能與圖10的發(fā)射電路對應(yīng)單元類似,在此不再贅述。對應(yīng)于天線M,發(fā)射電路包括:N個??6八802~805』個混頻器826~829和頻率為的本地振蕩器、合成器830、 DAC831、混頻器832和頻率為fIF的本地振蕩器、BPF833、放大器834、混頻器835和頻率為 fEF的本地振蕩器、放大器836、BPF837以及放大器838,這些單元的功能與圖10的發(fā)射電路對應(yīng)單元類似,在此不再贅述。與圖10的發(fā)射電路不同的是,放大器818和放大器838分別輸出射頻信號給天線I和天線M。
[0114]由上可見,對應(yīng)于天線I的發(fā)射電路的子數(shù)字信號流與對應(yīng)于天線M的發(fā)射電路的子數(shù)字信號流采用相同的FPGA進(jìn)行數(shù)字調(diào)制。例如,F(xiàn)PGA802輸出的兩路調(diào)制信號分別輸出到混頻器806和混頻器826,混頻器FPGA803輸出的兩路調(diào)制信號分別輸出到混頻器 807和混頻器827,等等。
[0115]參見圖8B,在接收端,對應(yīng)于天線I的接收電路包括:BPF868、放大器867、混頻器 866和本地振蕩器fKF、中頻功率分配器865、放大器861~764、BPF857~760、混頻器853~856 和頻率為f/~fN’的本地振蕩器BPF849~752、ADC845~848和FPGA841~844,這些單元與圖 10的接收電路的各個單元類似,在此不再贅述。對應(yīng)于天線N的接收電路包括:BPF898、放大器897、混頻器896和本地振蕩器fKF、中頻功率分配器895、放大器891~894、BPF897~890、 混頻器883~886和頻率為f/~fN’的本地振蕩器BPF879~882、ADC875~878和FPGA841~844, 這些單元與圖10的接收電路的各個單元類似,在此不再贅述。與圖10的接收電路不同的是,放大器868和放大器898分別從天線I和天線N接收射頻信號。
[0116]由上可見,對應(yīng)于天線I的接收電路的子數(shù)字信號流與對應(yīng)于天線N的接收電路的子數(shù)字信號流采用相同的FPGA進(jìn)行數(shù)字解調(diào)。例如,ADC845和ADC875均輸出數(shù)字信號給FPGA841進(jìn)行數(shù)字解調(diào),ADC846和ADC876均輸出數(shù)字信號給FPGA842進(jìn)行數(shù)字解調(diào),等
坐寸o
[0117]圖9A和圖9B分別·是根據(jù)本發(fā)明的第九實施例的一種發(fā)射電路和接收電路的電路圖。圖9A的發(fā)射電路和接收電路是圖3和圖4結(jié)合的例子。
[0118]圖9A的實施例包括分別對應(yīng)于多根雙極化天線f雙極化天線M的發(fā)射電路,圖 9B的實施例包括分別對應(yīng)于多根雙極化天線f雙極化天線N的接收電路,并且每根雙極化天線對應(yīng)的發(fā)射電路在H極化和V極化分別對大帶寬信號進(jìn)行調(diào)制得到H極化信號和V極化信號,然后通過雙極化天線分別將H和V極化信號發(fā)送出去,每根雙極化天線對應(yīng)的接收電路從雙極化天線接收并解調(diào)出H極化信號和V極化信號。
[0119]在發(fā)射端,雙極化天線I對應(yīng)的發(fā)射電路包括:與H極化對應(yīng)的發(fā)射電路和與V極化對應(yīng)的發(fā)射電路。與H極化對應(yīng)的發(fā)射電路包括:N個FPGA902~905、N個混頻器906~909 和頻率為f^fN的本地振蕩器、合成器910、DAC911、混頻器912和本地振蕩器fIF、BPF913、 放大器914、混頻器915和頻率為fKF的本地振蕩器、放大器916、BPF917和放大器918,放大器918連接到耦合器919,耦合器919連接到天線920,這些單元的功能與圖7A的發(fā)射電路對應(yīng)單元類似,在此不再贅述。與V極化對應(yīng)的發(fā)射電路包括:N個FPGA902’、05’、N個混頻器926~929和頻率為f^fN的本地振蕩器、合成器930、DAC931、混頻器932和本地振蕩器f1F、BPF933、放大器934、混頻器935和頻率為fKF的本地振蕩器、放大器936、BPF937和放大器938,放大器938連接到耦合器919,耦合器919連接到天線920,這些單元與圖7B的發(fā)射電路的對應(yīng)單元類似,在此不再贅述。[0120]在發(fā)射端,雙極化天線M對應(yīng)的發(fā)射電路包括:與H極化對應(yīng)的發(fā)射電路和與 V極化對應(yīng)的發(fā)射電路。與H極化對應(yīng)的發(fā)射電路包括:N個FPGA902~905、N個混頻器 906’~909’和頻率為f^fN的本地振蕩器、合成器910’、DAC911’、混頻器912’和本地振蕩器 fIF、BPF913’、放大器914’、混頻器915’和頻率為fKF的本地振蕩器、放大器916’、BPF917’ 以及放大器918’,放大器918’連接到耦合器919’,耦合器919’連接到天線920’,這些單元的功能與圖7A的發(fā)射電路對應(yīng)單元類似,在此不再贅述。與V極化對應(yīng)的發(fā)射電路包括:N個FPGA902’~905’、N個混頻器926’~929’和頻率為f^fN的本地振蕩器、合成器930、 DAC931、混頻器932’和本地振蕩器fIF、BPF933’、放大器934’、混頻器935’和頻率為fKF的本地振蕩器、放大器936’、BPF937’以及放大器938’,放大器938’連接到耦合器919’,耦合器919’連接到天線920’,這些單元與圖7B的發(fā)射電路的對應(yīng)單元類似,在此不再贅述。
[0121]在接收端,雙極化天線I對應(yīng)的接收電路包括:與H極化對應(yīng)的接收電路和與V極化對應(yīng)的接收電路。與H極化對應(yīng)的接收電路包括:BPF968、放大器967、混頻器966和本地振蕩器fKF、中頻功率分配器965、放大器96f964、BPF957、60、混頻器953~956和頻率為 f/~fN’的本地振蕩器BPF949~952、ADC945~948和FPGA941~944,這些單元與圖7A的接收電路的各個單元類似,在此不再贅述。與V極化對應(yīng)的接收電路包括:BPF998、放大器997、 混頻器996和本地振蕩器fKF、中頻功率分配器995、放大器991~994、BPF987~990、混頻器 983~986和頻率為f/~fN’的本地振蕩器、BPF979~982、ADC975~978和FPGA941’~944’,這些單元與圖7B的接收電路的各個單元類似,在此不再贅述。
[0122]在接收端,雙極化天線N對應(yīng)的接收電路包括:與H極化對應(yīng)的接收電路和與V極化對應(yīng)的接收電路。與H極化對應(yīng)的接收電路包括:BPF968 ’、放大器967 ’、混頻器966 ’和本地振蕩器fKF、中頻功率分配器965’、放大器961~964’、8--957’~960’、混頻器953’~956’和頻率為f /~fN’的本地振蕩器BPF949’~952’、ADC945’~948’和FPGA941’~944’,這些單元與圖7B的接收電路的各個單元類似,在此不再贅述。與V極化對應(yīng)的接收電路包括:BPF998’、 放大器997’、混頻器996’和本地振蕩器fKF、中頻功率分配器995’、放大器991’~994’、 BPF987’~990’、混頻器983’~986’和頻率為f/~fN’的本地振蕩器、BPF979’~982’、 ADC975’~978’和FPGA941~944,這些單元與圖7B的接收電路的各個單元類似,在此不再贅述。
[0123]上面描述了根據(jù)本發(fā)明實施例的發(fā)射電路、收發(fā)機(jī)和通信系統(tǒng),下面分別結(jié)合圖 13至圖15描述根據(jù)本發(fā)明實施例的發(fā)射數(shù)據(jù)的方法和傳輸數(shù)據(jù)的方法。
[0124]圖13是根據(jù)本發(fā)明的第十二實施例的一種發(fā)射數(shù)據(jù)的方法的示意性流程圖。該發(fā)射數(shù)據(jù)的方法包括如下內(nèi)容。
[0125]1310,在預(yù)定帶寬上獲得待發(fā)送的第一數(shù)據(jù),并且將第一數(shù)據(jù)分解為并行的N路第一子數(shù)字信號流,上述N路第一子數(shù)字信號流中的每個第一子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬,N為正整數(shù)。
[0126]1320,對上述N路第一子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第一調(diào)制信號。
[0127]1330,對上述N路第一調(diào)制信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的上述N路第一調(diào)制信號中的相鄰第一調(diào)制信號之間沒有頻帶間隔。
[0128]1340,將經(jīng)過頻率搬移后的上述N路第一調(diào)制信號中的M路第一調(diào)制信號合并成 第一帶寬信號,M為正整數(shù)。
[0129]1350,對第一帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第一模擬信號。
[0130]1360,將第一模擬信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送該射頻信號。
[0131]根據(jù)本發(fā)明的實施例可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路子 數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn)換器將該大 帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實施例可以將 大帶寬劃分成多個子帶,并且在發(fā)送端和接收端獨立對多路子數(shù)字信號流進(jìn)行處理,因而 在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低收發(fā)機(jī)信號處理的復(fù)雜度,從 而提聞了系統(tǒng)性能。
[0132]可選地,作為另一實施例,圖13的方法還包括:將經(jīng)過頻率搬移后的上述N路第一 調(diào)制信號中的L路第一調(diào)制信號合并成第二帶寬信號,其中該L路第一調(diào)制信號與該M路 第一調(diào)制信號不同;對第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號,其中在1360中,可 以將第一模擬信號和第二模擬信號合并成該射頻信號。
[0133]可選地,作為另一實施例,圖13的方法還包括:在將第一模擬信號和第二模擬信 號合并成該射頻信號之前,分別對第一模擬信號和第二模擬信號進(jìn)行頻率搬移。
[0134]可選地,作為另一實施例,圖13的方法還包括:在該預(yù)定帶寬上獲得待發(fā)送的第 二數(shù)據(jù),并且將第二數(shù)據(jù)分解為并行的N路第二子數(shù)字信號流,其中上述N路第二子數(shù)字信 號流中的每個第二子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬,其中M = N ;對上述N路第二 子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第二調(diào)制信號,對上述N路第二調(diào)制信號進(jìn)行頻率搬 移,其中經(jīng)過頻率搬移后的上述N路第二調(diào)制信號中的相鄰第二調(diào)制信號之間沒有頻帶間 隔;將經(jīng)過頻率搬移后的上述N路第二調(diào)制信號合并成第二帶寬信號;對第二帶寬信號進(jìn) 行數(shù)模轉(zhuǎn)化獲得第二模擬信號;其中在1360中,將第一模擬信號轉(zhuǎn)換為第一射頻信號,以 便在第一天線上發(fā)送第一射頻信號,并且將第二模擬信號轉(zhuǎn)換為第二射頻信號,以便在第 二天線上發(fā)送第二射頻信號。
[0135]在1320中,可以采用N個調(diào)制器分別對上述N個第一子數(shù)字信號流進(jìn)行調(diào)制,并 且采用上述N個調(diào)制器分別對上述N個第二子數(shù)字信號流進(jìn)行調(diào)制。
[0136]根據(jù)本發(fā)明的實施例,該天線為雙極化天線,在1320中,可以在H極化上對上述N 路第一子數(shù)字信號流進(jìn)行調(diào)制,其中M = N,其中圖13的方法還包括:在該預(yù)定帶寬上獲得 待發(fā)送的第二數(shù)據(jù),并且將第二數(shù)據(jù)分解為并行的K路第二子數(shù)字信號流,該K路第二子數(shù) 字信號流中的每個第二子數(shù)字信號流占用的帶寬小于該預(yù)定帶寬,其中K為正整數(shù);在乂極 化上對該K路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得K路第二調(diào)制信號;對該K路第二調(diào)制 信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的該K路第二調(diào)制信號中的相鄰第二調(diào)制信號之 間沒有頻帶間隔;將經(jīng)過頻率搬移后的該K路第二調(diào)制信號合并成第二帶寬信號;對第二 帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號;其中在1360中,可以將第一模擬信號轉(zhuǎn)換為第 一射頻信號,接收第二模擬信號,并且將第二模擬信號轉(zhuǎn)換為第二射頻信號,并且將第一射 頻信號和第二射頻信號進(jìn)行耦合,以便在該雙極化天線上發(fā)送第一射頻信號和第二射頻信 號。[0137]在1320中,可以采用N個調(diào)制器分別對上述N個第一子數(shù)字信號流進(jìn)行調(diào)制,并 且采用K個調(diào)制器分別對該K個第二子數(shù)字信號流進(jìn)行調(diào)制。
[0138]在1340中,可以采用加法器將經(jīng)過頻率搬移的上述N個第一調(diào)制信號相加,以合 并成第一寬帶信號。
[0139]根據(jù)本發(fā)明的實施例,N至少為4,第一數(shù)據(jù)為至少一個二進(jìn)制數(shù)字信號流。
[0140]圖14是根據(jù)本發(fā)明的第十三實施例的一種傳輸數(shù)據(jù)的方法的示意性流程圖。
[0141]圖14的傳輸數(shù)據(jù)的方法包括接收數(shù)據(jù)的方法和圖13該的發(fā)射數(shù)據(jù)的方法,其中 接收數(shù)據(jù)的方法包括如下內(nèi)容。
[0142]1410,將在接收天線上接收的射頻信號轉(zhuǎn)換為模擬信號。
[0143]1420,將該模擬信號分解為Q個并行的子模擬信號流。
[0144]1430,將上述Q個并行的子模擬信號流進(jìn)行頻率搬移。
[0145]1440,對上述Q個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得Q個并行的數(shù)字信號流。
[0146]1450,對上述Q個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得Q個并行的解調(diào)信號。
[0147]1460,將上述Q個并行的解調(diào)信號合成第二數(shù)據(jù),其中在應(yīng)用中Q可以等于N。
[0148]根據(jù)本發(fā)明的實施例可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路子 數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn)換器將該大 帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實施例可以將 大帶寬劃分成多個子帶,并且在發(fā)送端和接收端獨立對多路子數(shù)字信號流進(jìn)行處理,因而 在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低收發(fā)機(jī)信號處理的復(fù)雜度,從 而提聞了系統(tǒng)性能。
[0149]圖15是根據(jù)本發(fā)明的第十四實施例的一種通信方法的示意性流程圖。
[0150]圖15的通信方法包括接收數(shù)據(jù)的方法和如圖13該的發(fā)射數(shù)據(jù)的方法,其中上述 接收數(shù)據(jù)的方法包括如下內(nèi)容。
[0151]1510,將在接收天線上接收的該射頻信號轉(zhuǎn)換為模擬信號。
[0152]1520,將該模擬信號分解為N個并行的子模擬信號流。
[0153]1530,將上述N個并行的子模擬信號流進(jìn)行頻率搬移。
[0154]1540,對上述N個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信 號流。
[0155]1550,對上述N個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得N個并行的解調(diào)信號。
[0156]1560,將上述N個并行的解調(diào)信號合成第一數(shù)據(jù)。
[0157]根據(jù)本發(fā)明的實施例可以將數(shù)據(jù)分解為并行的多路子數(shù)字信號流,分別對多路子 數(shù)字信號流進(jìn)行調(diào)制和頻率搬移,然后合并成大帶寬信號,再使用一個數(shù)模轉(zhuǎn)換器將該大 帶寬信號轉(zhuǎn)換成模擬信號,最后經(jīng)過上變頻轉(zhuǎn)換成射頻信號。由于本發(fā)明的實施例可以將 大帶寬劃分成多個子帶,并且在發(fā)送端和接收端獨立對多路子數(shù)字信號流進(jìn)行處理,因而 在數(shù)模轉(zhuǎn)換后無需對模擬信號進(jìn)行復(fù)雜的后處理,能夠降低收發(fā)機(jī)信號處理的復(fù)雜度,從 而提聞了系統(tǒng)性能。
[0158]與現(xiàn)有的通過頻域方法或時域方法來提高DAC/ADC處理速度的技術(shù)方案相比,本 發(fā)明的實施例在對信號處理時復(fù)雜度小,信號不容易失真,不存在對多個DAC/ADC的聯(lián)合控制。與現(xiàn)有降低信號帶寬的技術(shù)方案相比,本發(fā)明降低了 DAC數(shù)目,以及對發(fā)送端的模擬 中射頻處理器件需求。與現(xiàn)有的頻域多通道技術(shù)相比,不需要在每個通道之間保留保護(hù)帶。 另一方面,可以對頻帶自由的劃分,不受限制、系統(tǒng)各擴(kuò)展性強(qiáng)。另外,本發(fā)明的實施例提供 了完整的一一對應(yīng)的發(fā)送和接收方案,并且支持具備多極化和/或多天線的系統(tǒng)。
[0159]本領(lǐng)域普通技術(shù)人員可以意識到,結(jié)合本文中所公開的實施例描述的各示例的單 元及算法步驟,能夠以電子硬件、或者計算機(jī)軟件和電子硬件的結(jié)合來實現(xiàn)。這些功能究竟 以硬件還是軟件方式來執(zhí)行,取決于技術(shù)方案的特定應(yīng)用和設(shè)計約束條件。專業(yè)技術(shù)人員 可以對每個特定的應(yīng)用來使用不同方法來實現(xiàn)所描述的功能,但是這種實現(xiàn)不應(yīng)認(rèn)為超出 本發(fā)明的范圍。
[0160]所屬領(lǐng)域的技術(shù)人員可以清楚地了解到,為描述的方便和簡潔,上述描述的系統(tǒng)、 裝置和單元的具體工作過程,可以參考前述方法實施例中的對應(yīng)過程,在此不再贅述。
[0161]在本申請所提供的幾個實施例中,應(yīng)該理解到,所揭露的系統(tǒng)、裝置和方法,可以 通過其它的方式實現(xiàn)。例如,以上所描述的裝置實施例僅僅是示意性的,例如,所述單元的 劃分,僅僅為一種邏輯功能劃分,實際實現(xiàn)時可以有另外的劃分方式,例如多個單元或組件 可以結(jié)合或者可以集成到另一個系統(tǒng),或一些特征可以忽略,或不執(zhí)行。另一點,所顯示或 討論的相互之間的耦合或直接耦合或通信連接可以是通過一些接口,裝置或單元的間接耦 合或通信連接,可以是電性,機(jī)械或其它的形式。
[0162]所述作為分離部件說明的單元可以是或者也可以不是物理上分開的,作為單元顯 示的部件可以是或者也可以不是物理單元,即可以位于一個地方,或者也可以分布到多個 網(wǎng)絡(luò)單元上。可以根據(jù)實際的需要選擇其中的部分或者全部單元來實現(xiàn)本實施例方案的目 的。
[0163]另外,在本發(fā)明各個實施例中的各功能單元可以集成在一個處理單元中,也可以 是各個單元單獨物理存在,也可以兩個或兩個以上單元集成在一個單元中。
[0164]所述功能如果以軟件功能單元的形式實現(xiàn)并作為獨立的產(chǎn)品銷售或使用時,可以 存儲在一個計算機(jī)可讀取存儲介質(zhì)中?;谶@樣的理解,本發(fā)明的技術(shù)方案本質(zhì)上或者說 對現(xiàn)有技術(shù)做出貢獻(xiàn)的部分或者該技術(shù)方案的部分可以以軟件產(chǎn)品的形式體現(xiàn)出來,該計 算機(jī)軟件產(chǎn)品存儲在一個存儲介質(zhì)中,包括若干指令用以使得一臺計算機(jī)設(shè)備(可以是個 人計算機(jī),服務(wù)器,或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行本發(fā)明各個實施例所述方法的全部或部分步驟。 而前述的存儲介質(zhì)包括:U盤、移動硬盤、只讀存儲器(ROM,Read-Only Memory)、隨機(jī)存取 存儲器(RAM, Random Access Memory)、磁碟或者光盤等各種可以存儲程序代碼的介質(zhì)。
[0165]以上所述,僅為本發(fā)明的【具體實施方式】,但本發(fā)明的保護(hù)范圍并不局限于此,任何 熟悉本【技術(shù)領(lǐng)域】的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到變化或替換,都應(yīng)涵 蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
【權(quán)利要求】
1.一種發(fā)射電路,其特征在于,包括;數(shù)字接口電路,用于在預(yù)定帶寬上獲得待發(fā)送的第一數(shù)據(jù),并且將所述第一數(shù)據(jù)分解為并行的N路第一子數(shù)字信號流,所述N路第一子數(shù)字信號流中的每個第一子數(shù)字信號流占用的帶寬小于所述預(yù)定帶寬,N為大于I的正整數(shù);數(shù)字調(diào)制電路,用于接收所述N路第一子數(shù)字信號流,并且對所述N路第一子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第一調(diào)制信號;第一頻率搬移電路,用于接收所述N路第一調(diào)制信號,并且對所述N路第一調(diào)制信號進(jìn)行頻率搬移使得經(jīng)過頻率搬移后的所述N路第一調(diào)制信號中的相鄰第一調(diào)制信號之間沒有頻帶間隔;第一合成器,用于將經(jīng)過頻率搬移后的所述N路第一調(diào)制信號中的M路第一調(diào)制信號合并成第一帶寬信號,所述M為小于或等于N的正整數(shù);第一數(shù)模轉(zhuǎn)換器,用于接收所述第一帶寬信號,并且對所述第一帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第一模擬信號;第一上變頻電路,用于接收所述第一模擬信號,并且將所述第一模擬信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送所述射頻信號。
2.根據(jù)權(quán)利要求1所述的發(fā)射電路,其特征在于,還包括:第二合成器,用于將經(jīng)過頻率搬移后的所述N路第一調(diào)制信號中的L路第一調(diào)制信號合并成第二帶寬信號,其中所述L路第一調(diào)制信號與所述M路第一調(diào)制信號不同,所述L為正整數(shù),L與M之和小于或等于N ;第二數(shù)模轉(zhuǎn)換器,用于接收所述第二帶寬信號,并且對所述第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號,其中所述上變頻電路用于接收所述第一模擬信號和所述第二模擬信號,并且將所述第一模擬信號和所述第二模擬信號合并成所述射頻信號。
3.根據(jù)權(quán)利要求2所述的發(fā)射電路,其特征在于,所述上變頻電路還用于在將所述第一模擬信號和所述第二模擬信號合并成所述射頻信號之前,分別對所述第一模擬信號和所述第二模擬信號進(jìn)行頻率搬移。
4.根據(jù)權(quán)利要求1所述的發(fā)射電路,其特征在于,所述數(shù)字接口電路還用于在所述預(yù)定帶寬上獲得待發(fā)送的第二數(shù)據(jù),并且將所述第二數(shù)據(jù)分解為并行的N路第二子數(shù)字信號流,其中所述N路第二子數(shù)字信號流中的每個第二子數(shù)字信號流占用的帶寬小于所述預(yù)定帶寬;數(shù)字調(diào)制電路還用于接收所述N路第二子數(shù)字信號流,并且對所述N路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第二調(diào)制信號,其中所述發(fā)射電路還包括 :第二頻率搬移電路,用于接收所述N路第二調(diào)制信號,并且對所述N路第二調(diào)制信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的所述N路第二調(diào)制信號中的相鄰第二調(diào)制信號之間沒有頻帶間隔;第二合成器,將經(jīng)過頻率搬移后的所述N路第二調(diào)制信號中的P路信號合并成第二帶寬信號,所述P為小于或等于N的正整數(shù);第二數(shù)模轉(zhuǎn)換器,用于接收所述第二帶寬信號,并且對所述第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號;其中所述第一上變頻電路具具體用于接收所述第一模擬信號,并且將所述第一模擬信號轉(zhuǎn)換為第一射頻信號,以便在第一天線上發(fā)送第一射頻信號;所述發(fā)射電路還包括第二上變頻電路,所述第二上變頻電路具體用于接收所述第二模擬信號,并且將所述第二模擬信號轉(zhuǎn)換為第二射頻信號,以便在第二天線上發(fā)送第二射頻信號。
5.根據(jù)權(quán)利要求4的發(fā)射電路,其特征在于,所述數(shù)字調(diào)制電路包括N個調(diào)制器,所述 N個調(diào)制器分別對所述N個第一子數(shù)字信號流進(jìn)行調(diào)制,并且所述N個調(diào)制器還用于分別對所述N個第二子數(shù)字信號流進(jìn)行調(diào)制。
6.根據(jù)權(quán)利要求1的發(fā)射電路,其特征在于,所述天線為雙極化天線,所述雙極化天線包括H極化與V極化天線;所述數(shù)字接口電路還用于在所述預(yù)定帶寬上獲得待發(fā)送的第二數(shù)據(jù),并且將所述第二數(shù)據(jù)分解為并行的K路第二子數(shù)字信號流,所述K路第二子數(shù)字信號流中的每個第二子數(shù)字信號流占用的帶寬小于所述預(yù)定帶寬,K為正整數(shù);其中所述發(fā)射電路還包括:第二數(shù)字調(diào)制電路,用于接收所述K路第二子數(shù)字信號流,并且在V極化上對所述K路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得K路第二調(diào)制信號,K為大于I的正整數(shù);第二頻率搬移電路,用于接收所述K路第二調(diào)制信號,并且對所述K路第二調(diào)制信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的所述K路第二調(diào)制信號中的相鄰第二調(diào)制信號之間沒有頻帶間隔;第二合成器,將經(jīng)過頻率搬移后的所述K路第二調(diào)制信號中的至少兩路信號合并成第二帶寬信號;第二數(shù)模轉(zhuǎn)換器,用于接收所述第二帶寬信號,并且對所述第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號;其中所述發(fā)射電路還包括:第二上變頻電路,用于接收所述第二模擬信號,并且將所述第二模擬信號轉(zhuǎn)換為第二射頻信號;耦合器,用于將所述第一射頻信號和所述第二射頻信號進(jìn)行耦合,以便在所述雙極化天線上分別發(fā)送所述第一射頻信號和所述第二射頻信號,其中在H極化上發(fā)送所述第一射頻信號,V極化上發(fā)送所述第二射頻信號。
7.根據(jù)權(quán)利要求6的發(fā)射電路,其特征在于,所述數(shù)字調(diào)制電路,所述數(shù)字調(diào)制電路包括N加K個調(diào)制器,其中N個所述調(diào)制器分別對所述N個第一子數(shù)字信號流進(jìn)行調(diào)制,所述K個調(diào)制器分別對所述K個第二子數(shù)字信號流進(jìn)行調(diào)制。
8.根據(jù)權(quán)利要求1至7所述的發(fā)射電路,其特征在于,所述第一合成器包括加法器,所述加法器用于將經(jīng)過頻率搬移的所述N個第一調(diào)制信號相加,以合并成第一寬帶信號。
9.根據(jù)權(quán)利要求1至8中的任一項所述的發(fā)射電路,其特征在于,N至少為4,所述第一數(shù)據(jù)為至少一個二進(jìn)制數(shù)字信號流。
10.一種收發(fā)機(jī),其特征在于,包括:接收電路和如權(quán)利要求1至9所述的發(fā)射電路,其中所述接收機(jī)電路,包括:下變頻電路,用于將在接收天線上接收的射頻信號轉(zhuǎn)換為模擬信號;中頻功率分配器,用于將所述模擬信號分解為Q個并行的子模擬信號流;第二頻率搬移電路,用于將所述Q個并行的子模擬信號流進(jìn)行頻率搬移;N個模數(shù)轉(zhuǎn)換器,用于對所述Q個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信號流;數(shù)字解調(diào)電路,對所述Q個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得Q個并行的解調(diào)信號; 數(shù)字接口電路,將所述Q個并行的解調(diào)信號合成第二數(shù)據(jù)。
11.一種通信系統(tǒng),其特征在于,所述通信系統(tǒng)包括發(fā)射機(jī)和接收機(jī),所述發(fā)射機(jī)包括如權(quán)利要求1至9所述的發(fā)射電路;所述接收機(jī),包括:下變頻電路,用于將在接收天線上接收的所述射頻信號轉(zhuǎn)換為模擬信號;中頻功率分配器,用于將所述模擬信號分解為N個并行的子模擬信號流;第二頻率搬移電路,用于將所述N個并行的子模擬信號流進(jìn)行頻率搬移;N個模數(shù)轉(zhuǎn)換器,用于對所述N個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信號流;數(shù)字解調(diào)電路,對所述N個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得N個并行的解調(diào)信號; 數(shù)字接口電路,將所述N個并行的解調(diào)信號合成所述第一數(shù)據(jù)。
12.—種發(fā)射數(shù)據(jù)的方法,其特征在于,包括:在預(yù)定帶寬上獲得待發(fā)送的第一數(shù)據(jù),并且將所述第一數(shù)據(jù)分解為并行的N路第一子數(shù)字信號流,所述N路第一子數(shù)字信號流中的每個第一子數(shù)字信號流占用的帶寬小于所述預(yù)定帶寬,N為大于I的正整數(shù);對所述N路第一子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第一調(diào)制信號;對所述N路第一調(diào)制信號進(jìn)行頻率搬移,使得經(jīng)過頻率搬移后的所述N路第一調(diào)制信號中的相鄰第一調(diào)制信號之間沒有頻帶間隔;將經(jīng)過頻率搬移后的所述N路第一調(diào)制信號中的M路第一調(diào)制信號合并成第一帶寬信號,M為小于或等于N的正整數(shù);對所述第一帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第一模擬信號;將所述第一模擬信號轉(zhuǎn)換為射頻信號,以便在天線上發(fā)送所述射頻信號。
13.根據(jù)權(quán)利要求12所述的方法,其特征在于,還包括:將經(jīng)過頻率搬移后的所述N路第一調(diào)制信號中的L路第一調(diào)制信號合并成第二帶寬信號,其中所述L路第一調(diào)制信號與所述M路第一調(diào)制信號不同,所述L為正整數(shù),L與M之和小于或等于N ;對所述第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號,所述方法還包括:將所述第一模擬信號和所述第二模擬信號合并成所述射頻信號。
14.根據(jù)權(quán)利要求13所述的方法,其特征在于,還包括:在將所述第一模擬信號和所述第二模擬信號合并成所述射頻信號之前,分別對所述第一模擬信號和所述第二模擬信號進(jìn)行頻率搬移。
15.根據(jù)權(quán)利要求11所述的方法,其特征在于,還包括:在所述預(yù)定帶寬上獲得待發(fā)送的第二數(shù)據(jù),并且將所述第二數(shù)據(jù)分解為并行的N路第二子數(shù)字信號流,其中所述N路第二子數(shù)字信號流中的每個第二子數(shù)字信號流占用的帶寬小于所述預(yù)定帶寬;對所述N路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得N路第二調(diào)制信號,對所述N路第二調(diào)制信號進(jìn)行頻率搬移,使得經(jīng)過頻率搬移后的所述N路第二調(diào)制信號中的相鄰第二調(diào)制信號之間沒有頻帶間隔;將經(jīng)過頻率搬移后的所述N路第二調(diào)制信號中的P路信號合并成第二帶寬信號,所述 P為小于或等于N的正整數(shù);對所述第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號;所述方法還包括:將所述第二模擬信號轉(zhuǎn)換為第二射頻信號,以便在第二天線上發(fā)送第二射頻信號。
16.根據(jù)權(quán)利要求15的方法,其特征在于,所述對所述N路第一子數(shù)字信號流進(jìn)行調(diào)制,包括:采用N個調(diào)制器分別對所述N個第一子數(shù)字信號流進(jìn)行調(diào)制,其中所述對所述N路第二子數(shù)字信號流進(jìn)行調(diào)制,包括:采用所述N個調(diào)制器分別對所述N個第二子數(shù)字信號流進(jìn)行調(diào)制。
17.根據(jù)權(quán)利要求12的方法,其特征在于,所述天線為雙極化天線,所述雙極化天線包括H極化與V極化天線,所述對所述N路第一子數(shù)字信號流進(jìn)行調(diào)制,該方法還包括:在所述預(yù)定帶寬上獲得待發(fā)送的第二數(shù)據(jù),并且將所述第二數(shù)據(jù)分解為并行的K路第二子數(shù)字信號流,所述K路第二子數(shù)字信號流中的每個第二子數(shù)字信號流占用的帶寬小于所述預(yù)定帶寬,其中K為為大于I的正整數(shù);在V極化上對所述K路第二子數(shù)字信號流進(jìn)行調(diào)制,以獲得K路第二調(diào)制信號; 對所述K路第二調(diào)制信號進(jìn)行頻率搬移,其中經(jīng)過頻率搬移后的所述K路第二調(diào)制信號中的相鄰第二調(diào)制信號之間沒有頻帶間隔;將經(jīng)過頻率搬移后的所述K路第二調(diào)制信號中的至少兩路信號合并成第二帶寬信號; 對所述第二帶寬信號進(jìn)行數(shù)模轉(zhuǎn)化獲得第二模擬信號;則所述方法還包括:接收所述第二模擬信號,并且將所述第二模擬信號轉(zhuǎn)換為第二射頻信號;將所述第一射頻信號和所述第二射頻信號進(jìn)行耦合,以便在所述雙極化天線上分別發(fā)送所述第一射頻信號和所述第二射頻信號,其中在H極化上發(fā)送所述第一射頻信號,V極化上發(fā)送所述第二射頻信號。
18.根據(jù)權(quán)利要求17的方法,其特征在于,所述對所述N路第一子數(shù)字信號流進(jìn)行調(diào)制,包括:采用N個調(diào)制器分別對所述N個第一子數(shù)字信號流進(jìn)行調(diào)制,其中所述對所述K路第二子數(shù)字信號流進(jìn)行調(diào)制,包括:采用K個調(diào)制 器分別對所述K個第二子數(shù)字信號流進(jìn)行調(diào)制。
19.根據(jù)權(quán)利要求12至18所述的方法,其特征在于,所述將經(jīng)過頻率搬移后的所述N 路第一調(diào)制信號中的M路第一調(diào)制信號合并成第一帶寬信號,包括:采用加法器將經(jīng)過頻率搬移的所述N個第一調(diào)制信號相加,以合并成第一寬帶信號。
20.根據(jù)權(quán)利要求12至19中的任一項所述的方法,其特征在于,N至少為4,所述第一數(shù)據(jù)為至少一個二進(jìn)制數(shù)字信號流。
21.一種傳輸數(shù)據(jù)的方法,其特征在于,包括:接收數(shù)據(jù)的方法和如權(quán)利要求12至20 所述的發(fā)射數(shù)據(jù)的方法,其中所述接收數(shù)據(jù)的方法,包括:將在接收天線上接收的射頻信號轉(zhuǎn)換為模擬信號;將所述模擬信號分解為Q個并行的子模擬信號流;將所述Q個并行的子模擬信號流進(jìn)行頻率搬移;對所述Q個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得Q個并行的數(shù)字信號流; 對所述Q個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得Q個并行的解調(diào)信號;將所述Q個并行的解調(diào)信號合成第二數(shù)據(jù)。
22.一種通信方法,其特征在于,包括:接收數(shù)據(jù)的方法和如權(quán)利要求12至20所述的發(fā)射數(shù)據(jù)的方法;其中所述接收數(shù)據(jù)的方法,包括:將在接收天線上接收的所述射頻信號轉(zhuǎn)換為模擬信號;將所述模擬信號分解為N個并行的子模擬信號流;將所述N個并行的子模擬信號流進(jìn)行頻率搬移;對所述N個并行的子模擬信號流分別進(jìn)行模數(shù)轉(zhuǎn)換獲得N個并行的數(shù)字信號流; 對所述N個并行數(shù)字信號流進(jìn)行解調(diào)處理,獲得N個并行的解調(diào)信號;將所述N個并行的解調(diào)信號合成所述第一數(shù)據(jù) 。
【文檔編號】H04B1/04GK103580703SQ201210265353
【公開日】2014年2月12日 申請日期:2012年7月30日 優(yōu)先權(quán)日:2012年7月30日
【發(fā)明者】童文, 王光健, 黃煌, 嚴(yán)茜, 劉坤鵬 申請人:華為技術(shù)有限公司