亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

參數(shù)注入器的制作方法

文檔序號(hào):7836191閱讀:449來(lái)源:國(guó)知局
專利名稱:參數(shù)注入器的制作方法
技術(shù)領(lǐng)域
本實(shí)用新型涉及通信測(cè)控領(lǐng)域中經(jīng)常用到的便攜實(shí)用的參數(shù)注入器,特別適用于需要根據(jù)需求及時(shí)更新設(shè)置參數(shù)的鏈路。
背景技術(shù)
目前,常見(jiàn)的參數(shù)注入的使用存在一定不足。以前為了聯(lián)試,參數(shù)注入需要在兩端設(shè)備通道都準(zhǔn)備好、鏈路狀態(tài)穩(wěn)定的狀態(tài)下進(jìn)行通訊、數(shù)據(jù)交換,才能正確傳輸設(shè)置參數(shù); 如果系統(tǒng)鏈路狀態(tài)不穩(wěn)定,參數(shù)傳輸設(shè)置將無(wú)法進(jìn)行,這樣不利于聯(lián)試時(shí)為了進(jìn)行相關(guān)的測(cè)試及時(shí)更改設(shè)置參數(shù),給聯(lián)試與相關(guān)測(cè)試帶來(lái)不便。

實(shí)用新型內(nèi)容本實(shí)用新型的目的在于避免上述背景技術(shù)中的不足而提供一種具有靈活設(shè)置使用能力的參數(shù)注入器。接收參數(shù)設(shè)備、設(shè)置參數(shù)設(shè)備兩端都可靈活設(shè)置參數(shù),無(wú)須在兩端設(shè)備通道都準(zhǔn)備好的狀態(tài)下傳輸設(shè)置參數(shù);只需要一端設(shè)置好數(shù)據(jù)進(jìn)行輸出,參數(shù)注入器接收;參數(shù)注入器斷電重新上電,進(jìn)行調(diào)整,然后輸出數(shù)據(jù),發(fā)送給接收端設(shè)備即可完成參數(shù)數(shù)據(jù)設(shè)置轉(zhuǎn)發(fā),從而大大提高系統(tǒng)靈活設(shè)置相關(guān)參數(shù)功能,同時(shí)能適應(yīng)惡劣的室外工作條件。它還具有體積小、適于便攜、可靠性高等特點(diǎn)。本實(shí)用新型的目的是這樣實(shí)現(xiàn)的一種參數(shù)注入器,包括顯示屏1、印制板2、鍵盤 3和電源開(kāi)關(guān)4,所述的印制板2包括AVR單片機(jī)9、FPGA 8、顯存RAM 6、晶振10、接口芯片 5和電源轉(zhuǎn)換模塊7 ;接口芯片5的出入端口 3與對(duì)外數(shù)據(jù)接口相連,接口芯片5的輸出端口 1與FPGA8的輸入端口 1相連,接口芯片5的輸入端口 2與FPGA8的輸出端口 2相連,接口芯片5將通過(guò)出入端口 3輸入的外部數(shù)據(jù)進(jìn)行轉(zhuǎn)換后通過(guò)輸出端口 1的輸送至FPGA,接口芯片5的輸入端口 2將FPGA輸出的異步串口數(shù)據(jù)完成電平轉(zhuǎn)換后通過(guò)接口芯片5的出入端口 3輸出;顯示屏1的輸出輸入端口 1與FPGA8的輸入輸出端口 3相連,用于顯示數(shù)據(jù);顯存RAM6的輸出輸入端口 1與FPGA8的輸入輸出端口 4相連,用于顯存RAM與FPGA數(shù)據(jù)和地址交互;AVR單片機(jī)9的輸入輸出端口 1與FPGA8的輸出輸入端口 5相連,用于送出地址、數(shù)據(jù)和控制線給FPGA端口 5 ;AVR單片機(jī)9的輸入輸出端口 2與FPGA8的輸出輸入端口 6相連,用于配合顯示屏和FPGA完成字庫(kù)存儲(chǔ)和界面編排;AVR單片機(jī)9的輸入輸出端口 3與FPGA8的輸出輸入端口 7相連,用于完成鍵盤采集狀態(tài);AVR單片機(jī)9的輸入端口 4與 FPGA8的輸出端口 8相連,用于完成接收來(lái)自外部的異步串口數(shù)據(jù);AVR單片機(jī)9的輸出端口 5與與FPGA8的輸入端口 9相連,用于完成發(fā)送異步串口數(shù)據(jù);鍵盤3的輸入輸出端口 1 與FPGA8的輸入輸出端口 10相連;晶振10的輸出端口 1與FPGA8的輸入端口 11相連,用于為FPGA提供時(shí)鐘信號(hào);電源轉(zhuǎn)換模塊7出端口 V2、V3、V4電壓分別與各部件相應(yīng)電源端連接,提供各部件工作電壓。印制板2采用實(shí)現(xiàn)設(shè)置參數(shù)掉電存儲(chǔ)的AVR單片機(jī)。有關(guān)參數(shù)設(shè)置通過(guò)鍵盤3可調(diào)整。[0007]用于電路控制的印制板2相關(guān)器件溫度補(bǔ)償?shù)姆秶鸀?40°C至+65°C,顯示屏溫度范圍-25°C至+70°C。本實(shí)用新型與背景技術(shù)相比有如下優(yōu)點(diǎn)1.本實(shí)用新型印制板采用ATmegaUSL單片機(jī),先進(jìn)的RISC架構(gòu),內(nèi)部具有133條功能強(qiáng)大的指令系統(tǒng),編程靈活,通過(guò)JTAG接口實(shí)現(xiàn)對(duì)Flash、EEPR0M、熔絲位和鎖定位的編程。內(nèi)部有128K字節(jié)在線系統(tǒng)內(nèi)可重復(fù)編程Flash,調(diào)試方便;4K字節(jié)的EEPR0M,具有掉電存儲(chǔ)數(shù)據(jù)的功能;4K字節(jié)的SRAM、53個(gè)通用I/O 口線,每個(gè)IO分別對(duì)應(yīng)輸入輸出功能選擇、中斷等多個(gè)寄存器,使功能口和I/O 口可以復(fù)用,大大增強(qiáng)了端口功能和靈活性,提高對(duì)外圍的開(kāi)發(fā)能力。2.本實(shí)用新型采用的小鍵盤操作簡(jiǎn)單,使用壽命長(zhǎng)。3.本實(shí)用新型相關(guān)控制邏輯采用集成電路器件制作,具有體積小、便攜、可靠性高等優(yōu)點(diǎn)。

圖1是本實(shí)用新型的電原理框圖;圖2是本實(shí)用新型的組成框圖;圖3是本實(shí)用新型的使用原理方框圖。
具體實(shí)施方式
參照?qǐng)D1、圖2,本實(shí)用新型由顯示屏1、印制板2、鍵盤3、電源開(kāi)關(guān)4組成。實(shí)施例按圖1連接線路。本實(shí)用新型顯示屏1的作用是顯示相關(guān)設(shè)置參數(shù)和數(shù)據(jù)。印制板2完成串口接收發(fā)送以及顯示相關(guān)控制,鍵盤3完成相關(guān)調(diào)整,電源開(kāi)關(guān)4完成電源通斷切換選擇。顯示屏1顯示界面字符和數(shù)據(jù),顯示屏有數(shù)據(jù)、電源接口 ;接口信號(hào)包括并行發(fā)送的4位視頻數(shù)據(jù)信號(hào)、垂直同步信號(hào)VS、水平同步信號(hào)HS、視頻時(shí)鐘VCLK和顯示自檢。VS 為一幀數(shù)據(jù)頂行的結(jié)束標(biāo)志,HS為每行數(shù)據(jù)的結(jié)束標(biāo)志,自檢信號(hào)接地時(shí)顯示屏正常顯示, 懸空或者接高時(shí),滿屏全亮。印制板2由接口芯片5、顯存RAM 6、電源轉(zhuǎn)換模塊7、FPGA8、AVR單片機(jī)9和晶振 10組成。主要功能模塊如下鍵盤3包括“ ”、“ I ”、“一”、“一”、“回顯”、“設(shè)置”、“確認(rèn)”、“取消”鍵;按“ ,,、
“ I ”鍵可移動(dòng)到相應(yīng)設(shè)置行,按“一”、“一”鍵可調(diào)整當(dāng)前設(shè)置行指令內(nèi)容,按“確認(rèn)”鍵發(fā)送相應(yīng)指令,按“回顯”鍵回到上一屏顯示內(nèi)容,按“取消”鍵退回第一屏顯示內(nèi)容,翻屏切換顯示界面。電源開(kāi)關(guān)4實(shí)現(xiàn)屏蔽盒電源通斷切換。接口芯片5完成接口數(shù)據(jù)電平轉(zhuǎn)換。輸入端口 1轉(zhuǎn)換完成的輸入數(shù)據(jù)送到FPGA, FPGA擴(kuò)展標(biāo)準(zhǔn)異步串口完成數(shù)據(jù)接收;輸出端口 2將輸出的異步串口數(shù)據(jù)完成電平轉(zhuǎn)換輸
出ο顯存RAM 6與FPGA8的輸入輸出端口 4實(shí)現(xiàn)顯示屏的接口電路,保存的是顯示屏的動(dòng)態(tài)字符數(shù)據(jù)。AVR單片機(jī)9通過(guò)改變寫入顯存RAM6的數(shù)據(jù),即可改變顯示屏的數(shù)據(jù)顯不。電源轉(zhuǎn)換模塊7完成輸入電平的電壓轉(zhuǎn)換功能,提供匹配的電壓給相關(guān)芯片,提供各部件工作電源,實(shí)施例中輸入Vl電壓為+12V +15V,輸出V2電壓為+5V,輸出V3電壓為+3. 3V,輸出V4電壓為+1. 5V。電源轉(zhuǎn)換模塊7采用市售的DC-DC轉(zhuǎn)換模塊制作。由FPGA8輸入端口 1擴(kuò)展標(biāo)準(zhǔn)異步串口與接口芯片5輸出端口 1,接收異步串口輸入的設(shè)備的參數(shù)回報(bào),顯示設(shè)備狀態(tài),可以檢測(cè)接收端是否正確收到設(shè)置參數(shù)進(jìn)行回報(bào); FPGA8輸出端口 2與接口芯片5輸入端口 2實(shí)現(xiàn)擴(kuò)展標(biāo)準(zhǔn)異步串口發(fā)送設(shè)置參數(shù),按照相關(guān)協(xié)議發(fā)送輸出參數(shù)注入數(shù)據(jù),完成轉(zhuǎn)發(fā)設(shè)置參數(shù)端設(shè)備的相關(guān)設(shè)置參數(shù)以及手動(dòng)錄入的參數(shù);FPGA8輸入輸出端口 4與顯存RAM6輸入輸出端口 1、AVR單片機(jī)9控制顯存并通過(guò)液晶屏接口完成字符顯示功能;FPGA8輸入端口 10與鍵盤3端口 1采集小鍵盤狀態(tài)完成鍵盤操作。AVR單片機(jī)9輸入輸出端口 1送出地址、數(shù)據(jù)和控制線給FPGA輸入輸出端口 5; AVR單片機(jī)9輸入輸出端口 2與FPGA輸入輸出端口 6實(shí)現(xiàn)顯示界面涉及到的漢字、數(shù)字字庫(kù)的設(shè)計(jì)與存儲(chǔ)、顯示界面的編排、將收到的設(shè)置數(shù)據(jù)分配好地址存儲(chǔ)到EEPROM里面,AVR 單片機(jī)9輸入輸出端口 3配合FPGA輸入輸出端口 7完成鍵盤操作;AVR單片機(jī)9輸入端口 4接收FPGA輸出端口 8轉(zhuǎn)換的來(lái)自外部的異步串口數(shù)據(jù)輸入;AVR單片機(jī)9輸出端口 5完成組幀異步串口數(shù)據(jù)輸出給FPGA輸入端口 9。晶振10輸出端口 1提供時(shí)鐘給FPGA8輸入端口 11,由FPGA8相關(guān)頻率處理。圖3是本實(shí)用新型的使用原理方框圖,本實(shí)用新型的具體使用操作步驟如下所示1)連接好參數(shù)設(shè)置端與參數(shù)注入器之間的線纜,上電,參數(shù)設(shè)置端設(shè)置相關(guān)參數(shù), 發(fā)送給參數(shù)注入器,參數(shù)注入器正確顯示接收到的參數(shù);2)連接參數(shù)接收端與參數(shù)注入器,上電、設(shè)置相關(guān)參數(shù),手動(dòng)設(shè)置需要調(diào)整的參數(shù),輸出給參數(shù)接收端,參數(shù)注入器正確顯示參數(shù)接收端的參數(shù)。本實(shí)用新型的安裝結(jié)構(gòu)如下顯示屏1固定在屏蔽盒前面板上部,鍵盤3固定在屏蔽盒內(nèi)部的下部,印制板2壓扣在屏蔽盒內(nèi),電源開(kāi)關(guān)4固定安裝在屏蔽盒底部,底蓋板安裝在屏蔽盒后面。
權(quán)利要求1.一種參數(shù)注入器,包括顯示屏(1)、印制板O)、鍵盤C3)和電源開(kāi)關(guān)G),其特征在于所述的印制板(2)包括AVR單片機(jī)(9)、FPGA(8)、顯存RAM(6)、晶振(10)、接口芯片(5) 和電源轉(zhuǎn)換模塊(7);所述的接口芯片(5)的出入端口 3與對(duì)外數(shù)據(jù)接口相連,接口芯片 (5)的輸出端口 1與FPGA⑶的輸入端口 1相連,接口芯片(5)的輸入端口 2與FPGA(8)的輸出端口 2相連,接口芯片( 將通過(guò)出入端口 3輸入的外部數(shù)據(jù)進(jìn)行轉(zhuǎn)換后通過(guò)輸出端口 1的輸送至FPGA,接口芯片(5)的輸入端口 2將FPGA輸出的異步串口數(shù)據(jù)完成電平轉(zhuǎn)換后通過(guò)接口芯片(5)的出入端口 3輸出;顯示屏⑴的輸出輸入端口 1與FPGA(8)的輸入輸出端口 3相連,用于顯示數(shù)據(jù);顯存RAM(6)的輸出輸入端口 1與FPGA(8)的輸入輸出端口 4相連,用于顯存RAM與FPGA數(shù)據(jù)和地址交互;AVR單片機(jī)(9)的輸入輸出端口 1與 FPGA(S)的輸出輸入端口 5相連,用于送出地址、數(shù)據(jù)和控制線給FPGA(8)端口 5 ;AVR單片機(jī)(9)的輸入輸出端口 2與FPGA(S)的輸出輸入端口 6相連,用于配合顯示屏和FPGA完成字庫(kù)存儲(chǔ)和界面編排;AVR單片機(jī)(9)的輸入輸出端口 3與FPGA(S)的輸出輸入端口 7相連,用于完成鍵盤采集狀態(tài);AVR單片機(jī)(9)的輸入端口 4與FPGA(S)的輸出端口 8相連,用于完成接收來(lái)自外部的異步串口數(shù)據(jù);AVR單片機(jī)(9)的輸出端口 5與與FPGA(S)的輸入端口 9相連,用于完成發(fā)送異步串口數(shù)據(jù);鍵盤(3)的輸入輸出端口 1與FPGA(8)的輸入輸出端口 10相連;晶振 (10)的輸出端口 1與FPGA(S)的輸入端口 11相連,用于為FPGA提供時(shí)鐘信號(hào);電源轉(zhuǎn)換模塊(7)出端口 V2、V3、V4電壓分別與各部件相應(yīng)電源端連接,提供各部件工作電壓。
2.根據(jù)權(quán)利要求書1所述的參數(shù)注入器,其特征在于印制板2采用實(shí)現(xiàn)設(shè)置參數(shù)掉電存儲(chǔ)的AVR單片機(jī)。
3.根據(jù)權(quán)利要求書1所述的參數(shù)注入器,其特征在于用于電路控制的印制板(2)相關(guān)器件溫度補(bǔ)償?shù)姆秶鸀?40°C至+65°C,顯示屏溫度范圍-25°C至+70°C。
專利摘要本實(shí)用新型公開(kāi)了一種靈活可靠設(shè)置參數(shù)的參數(shù)注入器,它涉及通信領(lǐng)域中的參數(shù)轉(zhuǎn)發(fā)注入裝置。它由顯示屏、鍵盤、印制板、電源開(kāi)關(guān)及屏蔽盒等部件組成。本實(shí)用新型使參數(shù)注入實(shí)現(xiàn)了參數(shù)靈活設(shè)置,極大地提高了系統(tǒng)的改變參數(shù)設(shè)置能力,通過(guò)相關(guān)集成電路可實(shí)現(xiàn)參數(shù)掉電存儲(chǔ)。本實(shí)用新型還具有體積小、參數(shù)設(shè)置靈活、可靠性高等特點(diǎn),特別適合于在對(duì)系統(tǒng)聯(lián)試、系統(tǒng)相關(guān)測(cè)試等有特殊要求的系統(tǒng)中作參數(shù)注入裝置。
文檔編號(hào)H04B1/38GK202004765SQ20112010493
公開(kāi)日2011年10月5日 申請(qǐng)日期2011年4月11日 優(yōu)先權(quán)日2011年4月11日
發(fā)明者劉國(guó)棟, 孫志剛, 裴冬冬, 趙呈哲, 閆改 申請(qǐng)人:中國(guó)電子科技集團(tuán)公司第五十四研究所
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1