專利名稱:改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及極化合成孔徑雷達(dá)技術(shù)領(lǐng)域,是一種用于極化合成孔徑雷達(dá) (Pol-SAR, Polarimetric Synthetic Aperture Radar)中的數(shù)字中頻技術(shù),是用于Pol-SAR 的數(shù)字中頻信號(hào)處理裝置。
背景技術(shù):
Pol-SAR是一種可以獲取目標(biāo)極化信息的高分辨率合成孔徑雷達(dá)。傳統(tǒng)的SAR系統(tǒng)中,A/D變換從視頻信號(hào)開(kāi)始,即中頻信號(hào)經(jīng)模擬接收機(jī)正交解調(diào)濾波后得到I、Q兩路模擬視頻正交信號(hào),SAR數(shù)字系統(tǒng)部分接收兩路模擬正交視頻信號(hào),對(duì)其進(jìn)行A/D采樣數(shù)字化,然后再進(jìn)行相關(guān)的數(shù)字處理和存儲(chǔ)記錄。SAR模擬接收機(jī)原理框圖通常如圖2所示。采用傳統(tǒng)方法的Pol-SAR回波接收處理原理框圖如圖3所示。受模擬器件固有機(jī)理特征及性能的限制,圖3所示Pol-SAR接收處理裝置不可避免會(huì)產(chǎn)生本振頻漂、相位噪聲、混頻產(chǎn)生虛假信號(hào)、放大時(shí)產(chǎn)生互調(diào)及諧波等問(wèn)題,結(jié)果是不能保證兩個(gè)極化通道的幅相一致性,同時(shí)同一接收通道I/Q兩路信號(hào)的正交性指標(biāo)也不理想,而且整個(gè)調(diào)試過(guò)程十分困難,性能參數(shù)還容易受溫度、環(huán)境等的影響。而Pol-SAR應(yīng)用中,不同極化通道間回波信號(hào)要求具有很高的一致性(幅度一致性和相位一致性),因此,傳統(tǒng)的處理方法很難應(yīng)付 Pol-SAR精確高分辨率定量測(cè)量的要求。
發(fā)明內(nèi)容
本發(fā)明的目的正是提出一種改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置, 該裝置對(duì)Pol-SAR多個(gè)極化通道信號(hào)在中頻進(jìn)行采樣數(shù)字化、在數(shù)字域?qū)χ蓄l信號(hào)正交解調(diào)及濾波得到視頻數(shù)字信號(hào),同時(shí)對(duì)視頻數(shù)字信號(hào)進(jìn)行相關(guān)的數(shù)字信號(hào)處理。這種技術(shù)裝置能大大改善Pol-SAR通道一致性,可以有效提高Pol-SAR遙感的精度和準(zhǔn)確性。為達(dá)到上述目的,本發(fā)明的技術(shù)解決方案是一種改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置,其將數(shù)據(jù)采集芯片前移至帶通濾波與中頻放大器后端,對(duì)接收通路的中頻回波模擬信號(hào)直接進(jìn)行采樣;包括數(shù)據(jù)采集芯片、數(shù)字信號(hào)處理芯片、時(shí)鐘分配與驅(qū)動(dòng)模塊、二次電源變換模塊、接口電路;中頻回波信號(hào)通過(guò)SMA頭輸入至數(shù)據(jù)采集芯片,數(shù)據(jù)采集芯片輸出端與數(shù)字信號(hào)處理芯片電連接,數(shù)字信號(hào)處理芯片與程序存儲(chǔ)器相互通信,并經(jīng)CPCI-J3、J4、J5 口與其它SAR信號(hào)處理模塊電連接,數(shù)字信號(hào)處理芯片同時(shí)經(jīng)CPCI通信控制接口通過(guò) CPCI-JU J2 口與主控計(jì)算機(jī)雙向通信;系統(tǒng)采樣時(shí)鐘由通過(guò)CPCI-J3 口提供,輸入時(shí)鐘信號(hào)經(jīng)時(shí)鐘分配和驅(qū)動(dòng)模塊分別送到數(shù)據(jù)采集芯片和數(shù)字信號(hào)處理芯片;二次電源模塊為各部件提供電源。所述的數(shù)字中頻信號(hào)處理裝置,其所述數(shù)據(jù)采集芯片,采用e2v公司的 AT84AD001B做AD變換芯片,是一款雙路A/D芯片;其數(shù)量為單片或多片。
所述的數(shù)字中頻信號(hào)處理裝置,其所述數(shù)字信號(hào)處理芯片,為FPGA、ASIC或DSP芯片。所述的數(shù)字中頻信號(hào)處理裝置,其電路板為標(biāo)準(zhǔn)的CPCI 6U板卡。所述的數(shù)字中頻信號(hào)處理裝置,其所述數(shù)字信號(hào)處理芯片與主控計(jì)算機(jī)、SAR信號(hào)處理模塊、通信控制接口電連接,是通過(guò)背板總線連接,或通過(guò)電纜連接。所述的數(shù)字中頻信號(hào)處理裝置,其采用數(shù)字混頻低通濾波實(shí)現(xiàn)正交解調(diào),或采用數(shù)字插值法或Hilbert變換法實(shí)現(xiàn)數(shù)字正交解調(diào);采用BAQ理論對(duì)正交解調(diào)得到的數(shù)字域 SAR原始視頻數(shù)據(jù)進(jìn)行壓縮,并根據(jù)系統(tǒng)接口數(shù)據(jù)格式要求對(duì)數(shù)據(jù)打包輸出。所述的數(shù)字中頻信號(hào)處理裝置,其中頻信號(hào)處理,在信號(hào)帶寬允許降采樣的條件下,采用多項(xiàng)濾波法實(shí)現(xiàn)。所述的數(shù)字中頻信號(hào)處理裝置,其所述程序存儲(chǔ)器,通過(guò)對(duì)數(shù)字信號(hào)處理芯片加載不同的程序,系統(tǒng)處理功能可重構(gòu),相關(guān)的處理任務(wù)根據(jù)需要而變化。本發(fā)明的改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置,可以顯著改善 Pol-SAR多個(gè)極化通道的一致性,提高Pol-SAR遙感的精度和準(zhǔn)確性。其主要內(nèi)容是對(duì) Pol-SAR多個(gè)極化通道中頻模擬回波信號(hào)數(shù)字化并在數(shù)字域正交解調(diào)得到視頻信號(hào),同時(shí)根據(jù)系統(tǒng)任務(wù)需求進(jìn)行相關(guān)數(shù)字信號(hào)處理(如補(bǔ)償、校正、壓縮及格式化等)。本發(fā)明涉及的信號(hào)處理裝置實(shí)現(xiàn)Pol-SAR多個(gè)極化通道回波信號(hào)采集和處理功能,這些功能包括(1)對(duì)Pol-SAR多個(gè)極化通道中頻回波信號(hào)進(jìn)行A/D變換;(2)對(duì)變換后的信號(hào)進(jìn)行數(shù)字域正交解調(diào);( 對(duì)正交解調(diào)后的視頻信號(hào)進(jìn)行相關(guān)的數(shù)字信號(hào)處理。本發(fā)明的改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置,將數(shù)字采集與處理部分前移至中頻信號(hào),則可以避免采用傳統(tǒng)方法的Pol-SAR回波接收處理存在的問(wèn)題,另外這樣的處理也減少了采集的通道數(shù),同時(shí)對(duì)Pol-SAR系統(tǒng)的小型化大有好處。
圖1為本發(fā)明的改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置原理示意框圖;圖2為SAR模擬接收機(jī)原理示意框圖;圖3為采用傳統(tǒng)方法的Pol-SAR回波接收處理原理示意框圖;圖4為本發(fā)明的中頻采樣數(shù)字處理流程示意圖;圖5為本發(fā)明的射頻采樣結(jié)構(gòu)示意圖;圖6為本發(fā)明的一實(shí)施例,使用標(biāo)準(zhǔn)機(jī)械結(jié)構(gòu)的6U CPCI電路板卡示意圖;圖7為本發(fā)明的數(shù)字正交解調(diào)工作原理示意圖;圖8為本發(fā)明的另一實(shí)施例示意圖;圖9為本發(fā)明的又一實(shí)施例示意圖。
具體實(shí)施例方式本發(fā)明的改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置原理框圖如圖1所示,其主要由數(shù)據(jù)采集模塊和數(shù)字信號(hào)處理模塊構(gòu)成。其中高速數(shù)據(jù)采集模塊由高速AD采集芯片實(shí)現(xiàn),它實(shí)現(xiàn)模擬中頻信號(hào)的數(shù)字化功能。數(shù)字信號(hào)處理模塊由高性能、超大規(guī)模的數(shù)字信號(hào)處理芯片實(shí)現(xiàn),執(zhí)行數(shù)字域信號(hào)解調(diào)以及相關(guān)的數(shù)字信號(hào)處理功能。本發(fā)明的Pol-SAR數(shù)字中頻信號(hào)處理裝置具有如下顯著特點(diǎn)(1)主要包括數(shù)據(jù)采集芯片、數(shù)字信號(hào)處理芯片、二次電源變換模塊、接口電路等部分。其中數(shù)據(jù)采集芯片完成對(duì)Pol-SAR不同極化通道中頻模擬信號(hào)的數(shù)字化功能;數(shù)字信號(hào)處理芯片對(duì)信號(hào)在數(shù)字域進(jìn)行一系列相關(guān)的處理;二次電源變換模塊對(duì)一次供電電源進(jìn)行相應(yīng)的變換產(chǎn)生數(shù)字中頻信號(hào)處理裝置內(nèi)部所需的各種電源;接口電路實(shí)現(xiàn)對(duì)外接口和驅(qū)動(dòng)功能。( 在Pol-SAR數(shù)字中頻信號(hào)處理裝置中,模擬信號(hào)的數(shù)字化由高速A/D變換芯片實(shí)現(xiàn)。任何滿足統(tǒng)采集指標(biāo)要求的A/D芯片均可成為選擇對(duì)象,在滿足指標(biāo)要求的條件下盡可能選擇能使系統(tǒng)具有高性價(jià)比的A/D變換芯片。(3)在Pol-SAR數(shù)字中頻信號(hào)處理裝置中,數(shù)字信號(hào)處理優(yōu)先采用超大規(guī)模的高性能FPGA (Field Programmable Gate Array)實(shí)現(xiàn),用現(xiàn)場(chǎng)可重構(gòu)的FPGA芯片做數(shù)字信號(hào)處理器件大大增加了系統(tǒng)應(yīng)用的靈活性。(4) FPGA實(shí)現(xiàn)的數(shù)字信號(hào)處理不構(gòu)成對(duì)本發(fā)明的限制。在特定的應(yīng)用中,本發(fā)明提出的Pol-SAR數(shù)字中頻信號(hào)處理裝置中數(shù)字信號(hào)處理部分也可采用ASIC或者商用的DSP 芯片實(shí)現(xiàn)。(5)本發(fā)明提出的A/D變換芯片和信號(hào)處理芯片數(shù)量均不限制,既可以是單片,也可以由多片構(gòu)成。(6)本發(fā)明提出的Pol-SAR數(shù)字中頻信號(hào)處理裝置可以在一塊標(biāo)準(zhǔn)的CPCI 6U板卡上實(shí)現(xiàn),它可以與SAR系統(tǒng)的其它數(shù)字信號(hào)處理板卡放在一個(gè)標(biāo)準(zhǔn)或定制的機(jī)箱中。(7)本發(fā)明提出的Pol-SAR數(shù)字中頻信號(hào)處理裝置也可以在其它標(biāo)準(zhǔn)板卡上實(shí)現(xiàn)。(8)標(biāo)準(zhǔn)板卡結(jié)構(gòu)不夠成對(duì)本發(fā)明的限制,本發(fā)明提出的Pol-SAR數(shù)字中頻信號(hào)處理裝置也可以采用自定義的電路板和定制機(jī)盒結(jié)構(gòu)。(9)在Pol-SAR數(shù)字中頻信號(hào)處理裝置中,I/O接口可以通過(guò)背板總線連接,也可以通過(guò)電纜連接。(10)本發(fā)明提出的Pol-SAR數(shù)字中頻信號(hào)處理裝置采用數(shù)字混頻低通濾波實(shí)現(xiàn)正交解調(diào)。(11)數(shù)字混頻低通濾波實(shí)現(xiàn)數(shù)字正交解調(diào)不夠成對(duì)本發(fā)明的限制,本發(fā)明提出的 Pol-SAR數(shù)字中頻技術(shù)裝置也可以采用數(shù)字插值法或Hilbert變換法等方法實(shí)現(xiàn)數(shù)字正交解調(diào)。(12)本發(fā)明提出的Pol-SAR數(shù)字中頻信號(hào)處理裝置在信號(hào)帶寬允許降采樣的條件下可以采用多項(xiàng)濾波法實(shí)現(xiàn)。(13)在 Pol-SAR 數(shù)字中頻信號(hào)處理裝置中,采用 BAQ (Block Adaptive Quantity) 理論對(duì)正交解調(diào)得到的數(shù)字域SAR原始視頻數(shù)據(jù)進(jìn)行壓縮,并根據(jù)系統(tǒng)接口數(shù)據(jù)格式要求對(duì)數(shù)據(jù)打包輸出。(14)在Pol-SAR數(shù)字中頻信號(hào)處理裝置中,包含F(xiàn)PGA程序存儲(chǔ)器,通過(guò)加載不同的FPGA程序,系統(tǒng)處理功能可重構(gòu),相關(guān)的處理任務(wù)可以根據(jù)需要而變化。下面詳細(xì)說(shuō)明本發(fā)明的內(nèi)容。
傳統(tǒng)SAR多采用模擬超外差接收機(jī)接收回波信號(hào)(如圖2所示)。從天線接收到的微弱射頻信號(hào)經(jīng)帶通濾波器和低噪放等射頻前端處理電路處理后,與射頻本振混頻,變換為中頻信號(hào),在經(jīng)過(guò)帶通濾波和中頻放大,獲取足夠的增益后,功率分配成兩路信號(hào),分別與正交中頻本振混頻,經(jīng)過(guò)低通濾波后,提取出基帶同相分量和正交分量。接收機(jī)輸出視頻同相分量和正交分量到數(shù)字系統(tǒng)經(jīng)A/D變換為數(shù)字信號(hào),進(jìn)行數(shù)字基帶處理。模擬接收機(jī)中混頻、濾波、放大等處理均采用模擬器件實(shí)現(xiàn),這使其存在一些固有的缺點(diǎn)>非線性器件模擬混頻存在交叉調(diào)制及信號(hào)泄漏問(wèn)題。>正交本振和正交信號(hào)通道均存在幅相不平衡問(wèn)題,影響鏡像抑制度。>器件參數(shù)不可避免的溫度漂移使產(chǎn)品穩(wěn)定性、可靠性以及產(chǎn)品間的一致性較差。>模擬電路調(diào)試?yán)щy。>模擬系統(tǒng)參數(shù)不可更改,系統(tǒng)靈活性差。Pol-SAR如果也采用這樣的技術(shù)進(jìn)行回波接收和處理,則H極化接受通道和V極化接收通道分別由兩路這樣的系統(tǒng)實(shí)現(xiàn),如圖3所示。由于模擬接收機(jī)的上述固有缺點(diǎn),這樣的方法很難保證不同極化通道間的幅相一致性,進(jìn)而很難實(shí)現(xiàn)極化SAR的高精度定量測(cè)量。本發(fā)明的數(shù)字中頻信號(hào)處理技術(shù)可以有效克服上述缺點(diǎn)。所謂數(shù)字中頻信號(hào)處理技術(shù)就是將圖2的ADC前移,移至接收通路的中頻直接進(jìn)行采樣(如圖4)。盡管將采樣移至射頻(如圖幻對(duì)Pol-SAR通道一致性改善效果更好,但射頻采樣結(jié)構(gòu)對(duì)AD變換器的采樣率和帶寬要求極高,目前實(shí)現(xiàn)困難。圖4是中頻采樣數(shù)字處理流程示意圖。相對(duì)于圖5所示的射頻采樣結(jié)構(gòu),中頻采樣對(duì)ADC的采樣率和帶寬要求降低了許多,因而降低了系統(tǒng)實(shí)現(xiàn)難度。本發(fā)明采用中頻采樣實(shí)現(xiàn)Pol-SAR多極化通道信號(hào)回波采集與數(shù)字信號(hào)處理。本發(fā)明的Pol-SAR數(shù)字中頻信號(hào)處理裝置,其一實(shí)施例是使用一塊標(biāo)準(zhǔn)機(jī)械結(jié)構(gòu)的6U CPCI電路板卡實(shí)現(xiàn),如圖6所示。中頻回波信號(hào)通過(guò)SMA頭輸入,采樣時(shí)鐘通過(guò)背板自定義的總線經(jīng)CPCI-J3 口提供,輸入時(shí)鐘經(jīng)時(shí)鐘分配和驅(qū)動(dòng)網(wǎng)絡(luò)分別送到ADC和FPGA。 Pol-SAR數(shù)字中頻技術(shù)裝置與主控計(jì)算機(jī)以及其它SAR信號(hào)處理模塊通過(guò)自定義的背板總線(經(jīng)J3、J4、J5 口)連接,同時(shí)采用標(biāo)準(zhǔn)的CPCI總線預(yù)留CPCI通信控制接口(Jl、J2 口)。板上二次電源模塊產(chǎn)生ADC、FPGA及其它芯片所需的各種供電電源。本發(fā)明選擇e2v公司的AT84AD001B做AD變換芯片,它是一款雙路高性能A/D芯片,其主要性能指標(biāo)如下V雙通道8b i t分辨率;V IGsps/通道采樣率;V 1. 5GHz全功率輸入帶寬(_3dB);V 典型 SNR = 42dB(7. 2EN0B), THD = -5IdBc, SFDR = _54dBc (Fs = lGbps,F(xiàn)in = 500MHz);V DNL = 0. 25LSB, INL = 0. 5LSB ;V IGHz 時(shí)誤碼率 1(Γ13 ;
400MHz中頻模擬信號(hào)OOOMHz帶寬)經(jīng)ADC 533. 33MHz采樣率數(shù)字化后輸出到 FPGA進(jìn)行數(shù)字正交解調(diào)處理。數(shù)字正交解調(diào)處理采用數(shù)字混頻低通濾波法實(shí)現(xiàn)。數(shù)字正交解調(diào)工作原理如圖7所示。模擬中頻信號(hào)經(jīng)過(guò)抗混疊帶通濾波器后,經(jīng) AD采樣,然后分兩路與數(shù)字正交序列相乘,得到兩路信號(hào)再分別經(jīng)過(guò)各自低通濾波器單元和抽取單元,輸出結(jié)果是降采樣后的基帶數(shù)字信號(hào),其理論推導(dǎo)如下AD接收到的信號(hào)是實(shí)信號(hào),令其為
s(t) = a(t) qos(2k f0t + φ( )( 1 )經(jīng)AD以fs采樣頻率采樣后得到采樣序列
s(n) = a(n) cos(ft)0 + φ{(diào)η))(2)其中G^ = 2 π &,用相位差為90度的正交信號(hào)混頻后分別得到
S1 { ) = (cos(2&>0 7 + φ(η)) + cos(爐(《)))(3)
Sq(η) 二 ^^(sin(2iy0 + φ{(diào)η))-sin(爐(《)))(4)低通濾波后得到
/㈨=宇C0s(爐㈨)(5)
Q(n) =-^sin(Pin))(6)抽取后得到基帶正交序列I (m)和Q (m)。在本方案中,信號(hào)中頻fQ = 400MHz,采樣頻率久=400x|m//z = ,故
N31
οοδ(ηω0) = cos{2nnf0) = cos(2^ —/0) = cos-Nπ,sin(^0) = sin-^ 。其中 N = 1,2,
Js上2
3,…。所以圖7中數(shù)字正交解調(diào)所用到的正交序列分別為C0s(Iicoci) =
,Sin(Iicoci) = [-1,0,1,0,-1,0,...]。采用這樣的正交序列進(jìn)行數(shù)字正交解調(diào)處理將大大降低硬件實(shí)現(xiàn)難度。作為本發(fā)明的另一實(shí)施例,Pol-SAR數(shù)字中頻技術(shù)裝置可以采用商用的DSP器件作為數(shù)字信號(hào)處理器件,代替FPGA執(zhí)行數(shù)字信號(hào)處理功能。如圖8所示。作為本發(fā)明的又一實(shí)施例,Pol-SAR數(shù)字中頻技術(shù)裝置可以采用定制ASIC器件作為數(shù)字信號(hào)處理器件,代替FPGA執(zhí)行數(shù)字信號(hào)處理功能。如圖9所示。作為本發(fā)明的再一實(shí)例,Pol-SAR數(shù)字中頻技術(shù)裝置也可以采用定制的機(jī)盒結(jié)構(gòu), 對(duì)外接口采用連接器通過(guò)電纜對(duì)外連接。
權(quán)利要求
1.一種改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置,其特征在于,將數(shù)據(jù)采集芯片前移至帶通濾波與中頻放大器后端,對(duì)接收通路的中頻回波模擬信號(hào)直接進(jìn)行采樣;包括數(shù)據(jù)采集芯片、數(shù)字信號(hào)處理芯片、時(shí)鐘分配與驅(qū)動(dòng)模塊、二次電源變換模塊、接口電路;中頻回波信號(hào)通過(guò)SMA頭輸入至數(shù)據(jù)采集芯片,數(shù)據(jù)采集芯片輸出端與數(shù)字信號(hào)處理芯片電連接,數(shù)字信號(hào)處理芯片與程序存儲(chǔ)器相互通信,并經(jīng)CPCI-J3、J4、J5 口與其它SAR信號(hào)處理模塊電連接,數(shù)字信號(hào)處理芯片同時(shí)經(jīng)CPCI通信控制接口通過(guò)CPCI-Jl、 J2 口與主控計(jì)算機(jī)雙向通信;系統(tǒng)采樣時(shí)鐘通過(guò)CPCI-J3 口提供,輸入時(shí)鐘信號(hào)經(jīng)時(shí)鐘分配和驅(qū)動(dòng)模塊分別送到數(shù)據(jù)采集芯片和數(shù)字信號(hào)處理芯片;二次電源模塊為各部件提供電源。
2.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,所述數(shù)據(jù)采集芯片,采用 e2v公司的AT84AD001B做AD變換芯片,是一款雙路A/D芯片;其數(shù)量為單片或多片。
3.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,所述數(shù)字信號(hào)處理芯片, 為 FPGA、ASIC 或 DSP 芯片。
4.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,其電路板為標(biāo)準(zhǔn)的CPCI 6U板卡,
5.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,所述數(shù)字信號(hào)處理芯片與主控計(jì)算機(jī)、SAR信號(hào)處理模塊、通信控制接口電連接,是通過(guò)背板總線連接,或通過(guò)電纜連接。
6.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,采用數(shù)字混頻低通濾波實(shí)現(xiàn)正交解調(diào),或采用數(shù)字插值法或Hilbert變換法實(shí)現(xiàn)數(shù)字正交解調(diào);采用BAQ理論對(duì)正交解調(diào)得到的數(shù)字域SAR原始視頻數(shù)據(jù)進(jìn)行壓縮,并根據(jù)系統(tǒng)接口數(shù)據(jù)格式要求對(duì)數(shù)據(jù)打包輸出。
7.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,其中頻信號(hào)處理,在信號(hào)帶寬允許降采樣的條件下,采用多項(xiàng)濾波法實(shí)現(xiàn)。
8.如權(quán)利要求1所述的數(shù)字中頻信號(hào)處理裝置,其特征在于,所述程序存儲(chǔ)器,通過(guò)對(duì)數(shù)字信號(hào)處理芯片加載不同的程序,系統(tǒng)處理功能可重構(gòu),相關(guān)的處理任務(wù)根據(jù)需要而變化。
全文摘要
本發(fā)明公開(kāi)了一種改善Pol-SAR通道一致性的數(shù)字中頻信號(hào)處理裝置,涉及極化合成孔徑雷達(dá)技術(shù),將數(shù)據(jù)采集芯片前移至帶通濾波與中頻放大器后端,對(duì)接收通路的中頻直接進(jìn)行采樣。本發(fā)明裝置對(duì)Pol-SAR多個(gè)極化通道信號(hào)在中頻進(jìn)行采樣數(shù)字化、在數(shù)字域?qū)χ蓄l信號(hào)正交解調(diào)及濾波得到視頻數(shù)字信號(hào),同時(shí)對(duì)視頻數(shù)字信號(hào)進(jìn)行相關(guān)的數(shù)字信號(hào)處理。本發(fā)明裝置能大大改善Pol-SAR通道一致性,有效提高Pol-SAR遙感的精度和準(zhǔn)確性,避免傳統(tǒng)方法對(duì)Pol-SAR回波接收處理存在的問(wèn)題,也減少了采集的通道數(shù),同時(shí)對(duì)Pol-SAR系統(tǒng)的小型化大有好處。
文檔編號(hào)H04B1/26GK102340321SQ20101023119
公開(kāi)日2012年2月1日 申請(qǐng)日期2010年7月14日 優(yōu)先權(quán)日2010年7月14日
發(fā)明者張志敏, 李早社, 禹衛(wèi)東 申請(qǐng)人:中國(guó)科學(xué)院電子學(xué)研究所