專(zhuān)利名稱(chēng)::Avs視頻解碼方法和裝置的制作方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及視頻處理領(lǐng)域,更具體地,涉及一種AVS(AudioVideoStandard,音視頻標(biāo)準(zhǔn))視頻解碼方法和裝置。
背景技術(shù):
:目前音視頻產(chǎn)業(yè)可以選擇的信源編碼標(biāo)準(zhǔn)有四個(gè)MPEG-2、MPEG-4、MPEG-4AVC(簡(jiǎn)稱(chēng)AVC,也稱(chēng)JVT、H.264)、AVS。前三個(gè)標(biāo)準(zhǔn)是由MPEG專(zhuān)家組完成的,而AVS是具有中國(guó)自主知識(shí)產(chǎn)權(quán)的最新數(shù)字音視頻編解碼標(biāo)準(zhǔn),在各種音視頻領(lǐng)域有著極為廣泛的應(yīng)用。從主要技術(shù)指標(biāo)編碼效率比較MPEG-4是MPEG-2的1.4倍,AVS和AVC相當(dāng),都是MPEG-2兩倍以上。隨著國(guó)內(nèi)高清晰度數(shù)字電視、高清網(wǎng)絡(luò)電視、視頻通信等領(lǐng)域的蓬勃發(fā)展,大力推廣中國(guó)自主知識(shí)產(chǎn)權(quán)的AVS標(biāo)準(zhǔn)每年可為國(guó)家節(jié)省數(shù)十億美元的專(zhuān)利費(fèi),具有良好的市場(chǎng)前景和研究?jī)r(jià)值。AVS視頻解碼標(biāo)準(zhǔn),主要包含視頻碼流解析和宏塊數(shù)據(jù)處理兩大部分,實(shí)現(xiàn)上屬于邏輯控制和運(yùn)算處理的結(jié)合。目前,一些實(shí)時(shí)的視頻應(yīng)用可以基于強(qiáng)大的處理器平臺(tái)(如PC平臺(tái))通過(guò)純軟件的方式得以實(shí)現(xiàn)。但是這種實(shí)現(xiàn)方式?jīng)]有將邏輯控制和運(yùn)算處理分開(kāi),在效率方面不能達(dá)到最佳,使得解碼效率較低。
發(fā)明內(nèi)容本發(fā)明旨在提供一種AVS視頻解碼方法和裝置,能夠解決相關(guān)技術(shù)中解碼效率較低等問(wèn)題。為了實(shí)現(xiàn)上述目的,根據(jù)本發(fā)明的一個(gè)方面,提供了一種AVS視頻解碼方法,其包括從視頻碼流中解析出當(dāng)前條帶;對(duì)解析出的當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。優(yōu)選的,從視頻碼流中解析出條帶的步驟包括使用第一處理模塊執(zhí)行以下操作對(duì)視頻碼流中的序列頭進(jìn)行解析,獲得當(dāng)前序列;對(duì)當(dāng)前序列中的圖像頭進(jìn)行解析,獲得當(dāng)前圖像;對(duì)當(dāng)前圖像中的條帶頭進(jìn)行解析,獲得當(dāng)前條帶。優(yōu)選的,對(duì)解析出的當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼的步驟包括使用第二處理模塊執(zhí)行以下操作對(duì)每個(gè)宏塊依次執(zhí)行第一階段解碼操作和第二階段解碼操作,其中,第二處理模塊在對(duì)經(jīng)過(guò)第一階段解碼操作后的當(dāng)前宏塊執(zhí)行第二階段解碼操作的同時(shí),對(duì)下一個(gè)宏塊執(zhí)行第一階段解碼操作。優(yōu)選的,第一階段解碼操作包括宏塊頭信息解碼、殘差系數(shù)解碼、預(yù)測(cè)運(yùn)動(dòng)矢量計(jì)算、當(dāng)前宏塊各邊界的環(huán)濾波強(qiáng)度計(jì)算;第二階段解碼操作包括反量化和反變換、幀內(nèi)或幀間塊預(yù)測(cè)、數(shù)據(jù)重構(gòu)、環(huán)路濾波、DMA數(shù)據(jù)更新。優(yōu)選的,在第一處理模塊從視頻碼流中解析出當(dāng)前條帶的步驟之后,第一處理模塊向第二處理模塊發(fā)送中斷信號(hào),用于通知第二處理模塊進(jìn)行宏塊級(jí)解碼。為了實(shí)現(xiàn)上述目的,根據(jù)本發(fā)明的另一個(gè)方面,提供了一種AVS視頻解碼裝置,其包括視頻碼流解析模塊,用于從視頻碼流中解析出當(dāng)前條帶;宏塊處理模塊,用于對(duì)當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。優(yōu)選的,視頻碼流解析模塊包括第一解析子模塊,用于對(duì)視頻碼流中的序列頭進(jìn)行解析,獲得當(dāng)前序列;第二解析子模塊,用于對(duì)當(dāng)前序列中的圖像頭進(jìn)行解析,獲得當(dāng)前圖像;第三解析子模塊,用于對(duì)當(dāng)前圖像中的條帶頭進(jìn)行解析,獲得當(dāng)前條帶。優(yōu)選的,宏塊處理模塊包括第一解碼子模塊,用于對(duì)當(dāng)前宏塊進(jìn)行第一階段解碼操作;第二解碼子模塊,用于對(duì)經(jīng)過(guò)第一階段解碼操作后的當(dāng)前宏塊進(jìn)行第二階段解碼操作;其中,在第二解碼子模塊對(duì)經(jīng)過(guò)第一階段解碼操作后的當(dāng)前宏塊執(zhí)行第二階段解碼操作的同時(shí),第一解碼子模塊對(duì)下一個(gè)宏塊執(zhí)行第一階段解碼操作。優(yōu)選的,第一階段解碼操作包括宏塊頭信息解碼、殘差系數(shù)解碼、預(yù)測(cè)運(yùn)動(dòng)矢量計(jì)算、當(dāng)前宏塊各邊界的環(huán)濾波強(qiáng)度計(jì)算;第二階段解碼操作包括反量化和反變換、幀內(nèi)或幀間塊預(yù)測(cè)、數(shù)據(jù)重構(gòu)、環(huán)路濾波、DMA數(shù)據(jù)更新。優(yōu)選的,在視頻碼流解析模塊從視頻碼流中解析出當(dāng)前條帶之后,視頻碼流解析模塊還用于向宏塊處理模塊發(fā)送中斷信號(hào),其中,中斷信號(hào)用于通知宏塊處理模塊進(jìn)行宏塊級(jí)解碼。優(yōu)選的,視頻碼流解析模塊為微控制器,宏塊處理模塊為雙核處理器或硬件電路。本發(fā)明采用雙核處理器或具有同樣功能的硬件電路對(duì)AVS視頻進(jìn)行并行處理,從而提高了解碼效率。此外,由于采用微控制器對(duì)視頻碼流進(jìn)行邏輯運(yùn)算,而采用專(zhuān)門(mén)的雙核處理器或硬件電路進(jìn)行宏塊級(jí)解碼,從而減少了數(shù)據(jù)搬移,進(jìn)一步提高了解碼效率。附圖用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本申請(qǐng)的一部分,本發(fā)明的示意性實(shí)施例及其說(shuō)明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中圖1是根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼方法的流程圖;圖2是根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼方法的詳細(xì)流程圖;圖3是根據(jù)本發(fā)明實(shí)施例的宏塊級(jí)解碼的各步驟之間的關(guān)系示意圖;圖4是根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼裝置的示意圖。具體實(shí)施例方式下面將參考附圖并結(jié)合實(shí)施例,來(lái)詳細(xì)說(shuō)明本發(fā)明。實(shí)施例1圖1是根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼方法的流程圖,圖2是根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼方法的詳細(xì)流程圖。如圖1和圖2所示,該AVS視頻解碼方法主要包括以下步驟Sll,從視頻碼流中解析出當(dāng)前條帶。在本實(shí)施例中,可以采用視頻碼流解析模塊來(lái)執(zhí)行上述步驟。具體的,如圖2中的步驟S21-S23所示,首先,對(duì)視頻碼流中的序列頭進(jìn)行解析,獲得當(dāng)前序列;然后,對(duì)當(dāng)前序列中的圖像頭進(jìn)行解析,獲得當(dāng)前圖像;然后,對(duì)當(dāng)前圖像中的條帶頭進(jìn)行解析,獲得當(dāng)前條帶。在解析出當(dāng)前條帶之后,視頻碼流解析模塊可以執(zhí)行步驟S24,進(jìn)入空閑等待狀態(tài)(例如,可以執(zhí)行其他操作),并通知宏塊處理模塊,對(duì)當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。在本實(shí)施例中,視頻碼流解析模塊向宏塊處理模塊發(fā)送中斷信號(hào),用于通知第二處理模塊進(jìn)行宏塊級(jí)解碼。此外,視頻碼流解析模塊還可以負(fù)責(zé)處理相應(yīng)的邏輯控制流程,如圖2中的步驟S27和S28所示。在本實(shí)施例中,視頻碼流解析模塊可以采用微控制器。表1示出了微控制器所需執(zhí)行的任務(wù)列表。表1序號(hào)任務(wù)Level1Initializeallhardware/softwaremodules(初始化軟硬件模塊)序列2DecodeSequenceheader(序列頭解碼)序列3Decodeframeheader(幀頭解碼)幀4Initializemidmmmgementreferencefr膽e(初始化并管理參考幀)幀5DecodeSliceHeader(條帶頭解碼)條帶6Kickof歷module(VLDblock)(啟動(dòng)硬件解碼模塊)條帶7Idle,waitingforHWinterrupt(空閑等待硬件中斷)條帶8Checkiflastslice(檢查是非是最后一個(gè)條帶)條帶9Receivetoplevelinputcommand(接收頂層輸入命令)幀6<table>tableseeoriginaldocumentpage7</column></row><table>S12,對(duì)解析出的當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。在本實(shí)施例中,可以采用宏塊處理模塊來(lái)執(zhí)行上述步驟。具體的,如圖2中的步驟S25和S26所示,宏塊處理模塊可以對(duì)每個(gè)宏塊依次執(zhí)行第一階段解碼操作和第二階段解碼操作。如圖3所示,第一階段解碼操作包括宏塊頭信息解碼、殘差系數(shù)解碼、預(yù)測(cè)運(yùn)動(dòng)矢量計(jì)算、當(dāng)前宏塊各邊界的環(huán)濾波強(qiáng)度計(jì)算;第二階段解碼操作包括反量化和反變換、幀內(nèi)或幀間塊預(yù)測(cè)、數(shù)據(jù)重構(gòu)、環(huán)路濾波、DMA數(shù)據(jù)更新??蛇x的,由于第一階段解碼操作以邏輯判斷為主,數(shù)據(jù)運(yùn)算量很小,因此,也可以考慮使用視頻碼流解析模塊來(lái)完成,并使用中斷作為視頻碼流解析模塊與宏塊處理模塊之間的通信方式。進(jìn)一步,宏塊處理模塊在對(duì)經(jīng)過(guò)第一階段解碼操作后的當(dāng)前宏塊執(zhí)行第二階段解碼操作的同時(shí),對(duì)下一個(gè)宏塊執(zhí)行第一階段解碼操作。具體的,當(dāng)進(jìn)行宏塊的第二階段解碼操作時(shí),宏塊處理模塊可以同時(shí)啟動(dòng)下一個(gè)宏塊的第一處理階段,使其和第一個(gè)宏塊的解碼處理并行。因此,彼此連續(xù)的宏塊的兩個(gè)解碼階段總是并行的,從而進(jìn)一步提高了解碼效率。在本實(shí)施例中,宏塊處理模塊可以是雙核處理器或具有同樣功能的硬件電路。因此,宏塊處理模塊中的兩個(gè)處理器單元可以使用中斷作為握手方式,其中一個(gè)處理單元的中斷標(biāo)志作為另一處理單元是否向下繼續(xù)解碼的標(biāo)志,從而有效地協(xié)同處理。這里,表2示出了AVS視頻宏塊級(jí)解碼的任務(wù)列表。表2<table>tableseeoriginaldocumentpage7</column></row><table><table>tableseeoriginaldocumentpage8</column></row><table>如圖2所示,在宏塊處理模塊執(zhí)行完當(dāng)前宏塊的解碼操作S25之后,還包括如下步驟S26,判斷是否當(dāng)前條帶中還存在宏塊,若存在,則返回步驟S25,對(duì)下一個(gè)宏塊進(jìn)行解碼,否則,執(zhí)行S27S27,判斷當(dāng)前圖像中是否還存在條帶,若存在,則轉(zhuǎn)至S23,執(zhí)行對(duì)下一個(gè)條帶的解碼;否則,轉(zhuǎn)至S28。S28,判斷當(dāng)前序列中是否還存在圖像,若存在,則轉(zhuǎn)至S22,執(zhí)行對(duì)下一個(gè)圖像的解碼;否則,結(jié)束本次解碼過(guò)程。由上可知,根據(jù)本發(fā)明實(shí)施例的AVS解碼器主要包含以宏塊為單位的核心解碼步驟和一些解碼信息的獲取步驟(如序列,圖象,條帶等的頭信息)。在宏塊級(jí)解碼中,一些解碼組成分(例如運(yùn)動(dòng)補(bǔ)償,環(huán)路濾波等)需要大量的計(jì)算能力,此類(lèi)數(shù)據(jù)運(yùn)算處理模塊,適合用DSP處理器或者硬件電路來(lái)實(shí)現(xiàn),以達(dá)到實(shí)時(shí)性的要求。而對(duì)于另外一些控制部分(例如系統(tǒng)初始化,通信接口模塊,頭信息解碼等),可以適合使用微控制器或者DSP來(lái)實(shí)現(xiàn)。本發(fā)明采用雙核處理器或具有同樣功能的硬件電路對(duì)AVS視頻進(jìn)行并行處理,從而提高了解碼效率。此外,由于采用微控制器對(duì)視頻碼流進(jìn)行邏輯運(yùn)算,而采用專(zhuān)門(mén)的雙核處理器或硬件電路進(jìn)行宏塊級(jí)解碼,從而減少了數(shù)據(jù)搬移,進(jìn)一步提高了解碼效率。實(shí)施例2圖4是根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼裝置的示意圖。如圖4所示,該AVS視頻解碼裝置主要包括視頻碼流解析模塊41,用于從視頻碼流中解析出當(dāng)前條帶;宏塊處理模塊42,用于對(duì)當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。視頻碼流解析模塊41包括第一解析子模塊411,用于對(duì)視頻碼流中的序列頭進(jìn)行解析,獲得當(dāng)前序列;第二解析子模塊412,用于對(duì)當(dāng)前序列中的圖像頭進(jìn)行解析,獲得當(dāng)前圖像;第三解析子模塊413,用于對(duì)當(dāng)前圖像中的條帶頭進(jìn)行解析,獲得當(dāng)前條帶。宏塊處理模塊42包括第一解碼子模塊421,用于對(duì)當(dāng)前宏塊進(jìn)行第一階段解碼操作,第二解碼子模塊422,用于對(duì)經(jīng)過(guò)第一階段解碼操作后的當(dāng)前宏塊進(jìn)行第二階段解碼操作,其中,在第二解碼子模塊422對(duì)經(jīng)過(guò)第一階段解碼操作后的當(dāng)前宏塊執(zhí)行第二階段解碼操作的同時(shí),第一解碼子模塊421對(duì)下一個(gè)宏塊執(zhí)行第一階段解碼操作。在這里,第一階段解碼操作包括宏塊頭信息解碼、殘差系數(shù)解碼、預(yù)測(cè)運(yùn)動(dòng)矢量計(jì)算、當(dāng)前宏塊各邊界的環(huán)濾波強(qiáng)度計(jì)算;第二階段解碼操作包括反量化和反變換、幀內(nèi)或幀間塊預(yù)測(cè)、數(shù)據(jù)重構(gòu)、環(huán)路濾波、DMA數(shù)據(jù)更新。在視頻碼流解析模塊41從視頻碼流中解析出當(dāng)前條帶之后,視頻碼流解析模塊41還用于向宏塊處理模塊42發(fā)送中斷信號(hào),用于通知宏塊處理模塊進(jìn)行宏塊級(jí)解碼。在本實(shí)施例中,視頻碼流解析模塊41為微控制器,宏塊處理模塊42為雙核處理器或硬件電路。根據(jù)本發(fā)明實(shí)施例的AVS視頻解碼裝置可以采用上述實(shí)施例1中的AVS視頻解碼方法來(lái)執(zhí)行AVS視頻解碼,故在此不再贅述。本發(fā)明采用雙核處理器或具有同樣功能的硬件電路對(duì)AVS視頻進(jìn)行并行處理,從而提高了解碼效率。此外,由于采用微控制器對(duì)視頻碼流進(jìn)行邏輯運(yùn)算,而采用專(zhuān)門(mén)的雙核處理器或硬件電路進(jìn)行宏塊級(jí)解碼,從而減少了數(shù)據(jù)搬移,進(jìn)一步提高了解碼效率。顯然,本領(lǐng)域的技術(shù)人員應(yīng)該明白,上述的本發(fā)明的各模塊或各步驟可以用通用的計(jì)算裝置來(lái)實(shí)現(xiàn),它們可以集中在單個(gè)的計(jì)算裝置上,或者分布在多個(gè)計(jì)算裝置所組成的網(wǎng)絡(luò)上,可選地,它們可以用計(jì)算裝置可執(zhí)行的程序代碼來(lái)實(shí)現(xiàn),從而可以將它們存儲(chǔ)在存儲(chǔ)裝置中由計(jì)算裝置來(lái)執(zhí)行,或者將它們分別制作成各個(gè)集成電路模塊,或者將它們中的多個(gè)模塊或步驟制作成單個(gè)集成電路模塊來(lái)實(shí)現(xiàn)。這樣,本發(fā)明不限制于任何特定的硬件和軟件結(jié)合。以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明,對(duì)于本領(lǐng)域的技術(shù)人員來(lái)說(shuō),本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。權(quán)利要求一種AVS視頻解碼方法,其特征在于,包括從所述視頻碼流中解析出當(dāng)前條帶;對(duì)解析出的所述當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。2.根據(jù)權(quán)利要求1所述的方法,其特征在于,從所述視頻碼流中解析出條帶的步驟包括使用第一處理模塊執(zhí)行以下操作對(duì)所述視頻碼流中的序列頭進(jìn)行解析,獲得當(dāng)前序列;對(duì)所述當(dāng)前序列中的圖像頭進(jìn)行解析,獲得當(dāng)前圖像;對(duì)所述當(dāng)前圖像中的條帶頭進(jìn)行解析,獲得當(dāng)前條帶。3.根據(jù)權(quán)利要求1所述的方法,其特征在于,對(duì)解析出的所述當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼的步驟包括使用第二處理模塊執(zhí)行以下操作對(duì)每個(gè)宏塊依次執(zhí)行第一階段解碼操作和第二階段解碼操作,其中,所述第二處理模塊在對(duì)經(jīng)過(guò)所述第一階段解碼操作后的當(dāng)前宏塊執(zhí)行第二階段解碼操作的同時(shí),對(duì)下一個(gè)宏塊執(zhí)行所述第一階段解碼操作。4.根據(jù)權(quán)利要求3所述的方法,其特征在于所述第一階段解碼操作包括宏塊頭信息解碼、殘差系數(shù)解碼、預(yù)測(cè)運(yùn)動(dòng)矢量計(jì)算、當(dāng)前宏塊各邊界的環(huán)濾波強(qiáng)度計(jì)算;所述第二階段解碼操作包括反量化和反變換、幀內(nèi)或幀間塊預(yù)測(cè)、數(shù)據(jù)重構(gòu)、環(huán)路濾波、DMA數(shù)據(jù)更新。5.根據(jù)權(quán)利要求2至4中任一項(xiàng)所述的方法,其特征在于,在所述第一處理模塊從所述視頻碼流中解析出當(dāng)前條帶的步驟之后,所述方法還包括所述第一處理模塊向第二處理模塊發(fā)送中斷信號(hào),用于通知所述第二處理模塊進(jìn)行宏塊級(jí)解碼。6.—種AVS視頻解碼裝置,其特征在于,包括視頻碼流解析模塊,用于從所述視頻碼流中解析出當(dāng)前條帶;宏塊處理模塊,用于對(duì)所述當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述視頻碼流解析模塊包括第一解析子模塊,用于對(duì)所述視頻碼流中的序列頭進(jìn)行解析,獲得當(dāng)前序列;第二解析子模塊,用于對(duì)所述當(dāng)前序列中的圖像頭進(jìn)行解析,獲得當(dāng)前圖像;第三解析子模塊,用于對(duì)所述當(dāng)前圖像中的條帶頭進(jìn)行解析,獲得當(dāng)前條帶。8.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述宏塊處理模塊包括第一解碼子模塊,用于對(duì)當(dāng)前宏塊進(jìn)行第一階段解碼操作;第二解碼子模塊,用于對(duì)經(jīng)過(guò)所述第一階段解碼操作后的當(dāng)前宏塊進(jìn)行第二階段解碼操作;其中,在所述第二解碼子模塊對(duì)經(jīng)過(guò)所述第一階段解碼操作后的當(dāng)前宏塊執(zhí)行第二階段解碼操作的同時(shí),所述第一解碼子模塊對(duì)下一個(gè)宏塊執(zhí)行所述第一階段解碼操作。9.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述第一階段解碼操作包括宏塊頭信息解碼、殘差系數(shù)解碼、預(yù)測(cè)運(yùn)動(dòng)矢量計(jì)算、當(dāng)前宏塊各邊界的環(huán)濾波強(qiáng)度計(jì)算;所述第二階段解碼操作包括反量化和反變換、幀內(nèi)或幀間塊預(yù)測(cè)、數(shù)據(jù)重構(gòu)、環(huán)路濾波、DMA數(shù)據(jù)更新。10.根據(jù)權(quán)利要求6所述的裝置,其特征在于,在所述視頻碼流解析模塊從所述視頻碼流中解析出當(dāng)前條帶之后,所述視頻碼流解析模塊還用于向所述宏塊處理模塊發(fā)送中斷信號(hào),其中,所述中斷信號(hào)用于通知所述宏塊處理模塊進(jìn)行宏塊級(jí)解碼。11.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述視頻碼流解析模塊為微控制器,所述宏塊處理模塊為雙核處理器或硬件電路。全文摘要本發(fā)明提供了一種AVS視頻解碼方法和裝置,其中,AVS視頻解碼方法包括從視頻碼流中解析出當(dāng)前條帶;對(duì)解析出的當(dāng)前條帶中的相鄰宏塊進(jìn)行并行宏塊級(jí)解碼。本發(fā)明采用雙核處理器或具有同樣功能的硬件電路對(duì)AVS視頻進(jìn)行并行處理,從而提高了解碼效率。此外,由于采用微控制器對(duì)視頻碼流進(jìn)行邏輯運(yùn)算,而采用專(zhuān)門(mén)的雙核處理器或硬件電路進(jìn)行宏塊級(jí)解碼,從而減少了數(shù)據(jù)搬移,進(jìn)一步提高了解碼效率。文檔編號(hào)H04N7/26GK101742322SQ20101011014公開(kāi)日2010年6月16日申請(qǐng)日期2010年1月26日優(yōu)先權(quán)日2010年1月26日發(fā)明者何云鵬,劉立莊,劉西富,張騁申請(qǐng)人:青島海信信芯科技有限公司